A Dual-Mode Bluetooth Transceiver with a Two-Point-Modulated Polar-Loop Transmitter and a Frequency-Offset-Compensated Receiver(Circuit Theory)
スポンサーリンク
概要
- 論文の詳細を見る
An entire dual-mode transceiver capable of both the conventional GFSK-modulated Bluetooth and the Medium-Rate π/4-DQPSK-modulated Bluetooth has been investigated and reported. The transmitter introduces a novel two-point-modulated polar-loop technique without the global feedback to realize reduced power consumption, small chip area and also high modulation accuracy. The receiver shares all the circuits for both operating modes except the demodulators and also features a newly-proposed cancellation technique of the carrier-frequency offset. The transceiver has been confirmed by system or circuit simulations to meet all the dual-mode Bluetooth specifications. The simulation results show that the transmitting power can be larger than 10dBm while achieving the total power efficiency above 30% and also RMS DEVM of 0.050. It was also confirmed by simulation that the receiver is expected to attain the sensitivity of -85dBm in both modes while satisfying the image-rejection and the blocker-suppression specifications. The proposed transceiver will provide a low-cost, low-power single-chip RF-IC solution for the next-generation Bluetooth communication.
- 2007-08-01
著者
-
大島 俊
株式会社日立製作所 中央研究所
-
KOKUBO Masaru
Central Research Laboratory, Hitachi, Ltd.
-
OSHIMA Takashi
Central Research Laboratory, Hitachi Ltd.
-
Kokubo Masaru
Central Research Laboratory Hitachi Ltd.
-
Oshima Takashi
Central Research Laboratory Hitachi Ltd.
関連論文
- 新しいディジタルアシスト高速高分解能アナログディジタル変換器の提案
- タイムインタリーブ型A-D変換器の高精度オンチップバックグランド補正方式(アナログ信号処理)
- タイムインターリーブADCのオンチップバックグランド補正(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- フラクショナルPLLを用いたスプレッドスペクトラムクロック発生器(VLSI一般(ISSCC2005特集))
- ループ帯域可変2ポイント変調送信方式
- ループ帯域可変2ポイント変調送信方式(アナログ・ディジアナ・センサ,通信用LSI)
- LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-48 デジタルキャリブレーション型高速高分解能A/D変換器向けオペアンプの設計(C-12. 集積回路C(アナログ回路),一般セッション)
- C-12-47 デジタルキャリブレーション型高速高分解能A/D変換器の設計(C-12. 集積回路C(アナログ回路),一般セッション)
- 新規カスケード型非線形LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(2))
- A-1-47 パイプライン型ADCの新規高速デジタルキャリブレーション方式(A-1.回路とシステム,一般講演)
- パイプライン型ADCの高速デジタルバックグランドキャリブレーション(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- C-12-42 0.5V高速高分解能ADC向けデジタル補正方式の検討(C-12.集積回路,一般セッション)
- C-12-41 0.5V動作可能な高速高分解能ADCの検討(C-12.集積回路,一般セッション)
- C-12-24 可変利得アンプの高速ゲイン切り換え制御方式
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- A Dual-Mode Bluetooth Transceiver with a Two-Point-Modulated Polar-Loop Transmitter and a Frequency-Offset-Compensated Receiver(Circuit Theory)
- Intermittent Wireless Communication System for Low-Power Sensor Networks(Network)
- Spread-Spectrum Clock Generator for Serial ATA with Multi-Bit ΣΔ Modulator-Controlled Fractional PLL(Electronic Circuits)
- A GFSK Transmitter Architecture for a Bluetooth RF-IC, Featuring a Variable-Loop-Bandwidth Phase-Locked Loop Modulator(Microwaves, Millimeter-Waves)
- A Small-Chip-Area Transceiver IC for Bluetooth Featuring a Digital Channel-Selection Filter(Analog Circuit and Device Technologies)
- Low Supply Voltage and Low-Power 1-GHz PLL Frequency Synthesizer for Mobile Terminals(Regular Section)
- A 0.7-V 200-MHz Self-Calibration PLL(Special Issue on High-Performance Analog Integrated Circuits)
- Low Voltage/Low Power CMOS VCO (Special Section on Selected Papers from the 11th Workshop on Circuits and Systems in Karuizawa)
- A CMOS Offset Phase Locked Loop for a GSM Transmitter (Special Section on Analog Circuit Techniques and Related Topics)
- タイムインターリーブADCのオンチップバックグランド補正(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理,LSI,及び一般)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理, LSI, 及び一般)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理, LSI, 及び一般)
- Adaptive Circuits for the 0.5-V Nanoscale CMOS Era
- C-12-32 次世代無線アクセスシステム向け高速CMOS IF回路の開発(C-12.集積回路C(アナログ))
- CMOSブルートゥースLow-IFトランシーバ向けフィルタ自動チューニング回路および高速自動利得制御回路の開発(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- CMOSブルートゥースLow-IFトランシーバ向けフィルタ自動チューニング回路および高速自動利得制御回路の開発
- 1.8V, CMOS LNAの自動ゲインキャリブレーションの一方式(電子回路)
- A-1-5 オンチップアクティブフィルタの周波数自動チューニング回路
- A-1-4 CMOS ブルートゥーストランシーバ用受信回路の試作評価
- C-12-35 LNA の自動ゲインキャリブレーションの一方式
- C-12-22 1.8V動作CMOS RF回路の試作
- アクティブタグ通信における周波数偏差補正法の検討(一般,移動通信ワークショップ)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- パイプライン型ADCの高速デジタルバックグランドキャリブレーション(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 100-1000MHz Programmable Continuous-Time Filter with Auto-Tuning Schemes and Digital Calibration Sequences for HDD Read Channels