LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
1Gbps以上の高データレートが必要な次世代無線アプリケーションには,数100MS/s以上の高サンプルレートと有効分解能10b以上の高分解能を,低消費電力で実現するADCが求められている。このためのアプローチとして,デジタルキャリブレーション型ADCが注目を集めている。本報では,TDD方式の無線送受信機向けRF-ICへの搭載に適したフォアグランドキャリブレーション型ADCを提案する。マクロベースシミュレーションにより提案するキャリブレーション方式において,高い収束能力で高精度にA/D変換できることを実証したので報告する。
- 2008-10-15
著者
-
高橋 友美
株式会社日立製作所 中央研究所
-
大島 俊
株式会社日立製作所 中央研究所
-
山脇 大造
株式会社日立製作所 中央研究所
-
高橋 友美
(株)日立製作所中央研究所
-
大島 俊
(株)日立製作所中央研究所
-
山脇 大造
(株)日立製作所
関連論文
- タイムインタリーブ型A-D変換器の高精度オンチップバックグランド補正方式
- タイムインターリーブADCのオンチップバックグランド補正 (情報センシング)
- 新しいディジタルアシスト高速高分解能アナログディジタル変換器の提案
- タイムインターリーブADCのオンチップバックグランド補正 (集積回路)
- タイムインタリーブ型A-D変換器の高精度オンチップバックグランド補正方式(アナログ信号処理)
- タイムインターリーブADCのオンチップバックグランド補正(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- HDDリードチャネル向けディジタルキャリブレーション型プログラマブルGm-Cフィルタ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- フラクショナルPLLを用いたスプレッドスペクトラムクロック発生器(VLSI一般(ISSCC2005特集))
- ループ帯域可変2ポイント変調送信方式
- ループ帯域可変2ポイント変調送信方式(アナログ・ディジアナ・センサ,通信用LSI)
- GSM/DCS1800デュアルバンドRF-IC
- CMOSによるGSM端末向け周波数変換用PLL
- GSM端末用1チップRF-ICの開発
- LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-48 デジタルキャリブレーション型高速高分解能A/D変換器向けオペアンプの設計(C-12. 集積回路C(アナログ回路),一般セッション)
- C-12-47 デジタルキャリブレーション型高速高分解能A/D変換器の設計(C-12. 集積回路C(アナログ回路),一般セッション)
- 新規カスケード型非線形LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(2))
- A-1-47 パイプライン型ADCの新規高速デジタルキャリブレーション方式(A-1.回路とシステム,一般講演)
- パイプライン型ADCの高速デジタルバックグランドキャリブレーション(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- インバータ遅延時間ばらつき解析
- B-5-181 EER 式パワーアンプを用いた携帯端末送信系の検討 (1)
- B-5-182 EER 式パワーアンプを用いた携帯端末送信系の検討 (2)
- C-12-42 0.5V高速高分解能ADC向けデジタル補正方式の検討(C-12.集積回路,一般セッション)
- C-12-41 0.5V動作可能な高速高分解能ADCの検討(C-12.集積回路,一般セッション)
- B-5-183 受信機低消費電力化方式の検討
- C-12-23 ダイレクトコンバージョン送信方式のGSMシステムへの適用
- MOSトランジスタミスマッチと差動利得ばらつきに関する一考察
- C-12-35 EDGE向けポーラーループ変調送信機用可変利得増幅器(C-12.集積回路C(アナログ),一般講演)
- EDGE向けポーラーループ変調送信機用可変利得増幅器(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- C-12-29 GSM向け可変利得増幅器(C-12. 集積回路C(アナログ), エレクトロニクス2)
- 4-1 携帯電話向けトランシーバアーキテクチャ技術と将来展望(4. システムチップ)(日本のモノづくりを支えるJisso技術)
- C-12-21 Fastlock Offset Phase Locked Loop for GSM applications
- A-1-16 270MHz動作CMOS直交変調器
- C-12-24 可変利得アンプの高速ゲイン切り換え制御方式
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- A Dual-Mode Bluetooth Transceiver with a Two-Point-Modulated Polar-Loop Transmitter and a Frequency-Offset-Compensated Receiver(Circuit Theory)
- Spread-Spectrum Clock Generator for Serial ATA with Multi-Bit ΣΔ Modulator-Controlled Fractional PLL(Electronic Circuits)
- A GFSK Transmitter Architecture for a Bluetooth RF-IC, Featuring a Variable-Loop-Bandwidth Phase-Locked Loop Modulator(Microwaves, Millimeter-Waves)
- A Small-Chip-Area Transceiver IC for Bluetooth Featuring a Digital Channel-Selection Filter(Analog Circuit and Device Technologies)
- タイムインターリーブADCのオンチップバックグランド補正(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理,LSI,及び一般)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理, LSI, 及び一般)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理, LSI, 及び一般)
- C-12-32 次世代無線アクセスシステム向け高速CMOS IF回路の開発(C-12.集積回路C(アナログ))
- CMOSブルートゥースLow-IFトランシーバ向けフィルタ自動チューニング回路および高速自動利得制御回路の開発(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- CMOSブルートゥースLow-IFトランシーバ向けフィルタ自動チューニング回路および高速自動利得制御回路の開発
- 1.8V, CMOS LNAの自動ゲインキャリブレーションの一方式(電子回路)
- A-1-5 オンチップアクティブフィルタの周波数自動チューニング回路
- A-1-4 CMOS ブルートゥーストランシーバ用受信回路の試作評価
- C-12-35 LNA の自動ゲインキャリブレーションの一方式
- C-12-22 1.8V動作CMOS RF回路の試作
- アクティブタグ通信における周波数偏差補正法の検討(一般,移動通信ワークショップ)
- ディジタルセルラ規格"GSM/EGSM"用高周波部アナログ信号処理IC--送信系にオフセットPLL方式を採用してシステムの小型化,低コスト化を実現 (特集 システムソリュ-ションを実現する半導体デバイス技術)
- ACS-1-4 デジタルキャリブレーション技術を用いたHDDリードチャネル向けGm-Cフィルタ(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-4 デジタルキャリブレーション技術を用いたHDDリードチャネル向けGm-Cフィルタ(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- パイプライン型ADCの高速デジタルバックグランドキャリブレーション(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- α乗則を用いたトランジスタばらつきのモデル化と、それを利用した差動増幅回路高調波ひずみのばらつき感度解析
- 小数分周器を用いたマルチバンドWCDMAトランシーバIC
- C-12-11 パイプライン/サイクリックADCの基準信号レスデジタル補正技術(A/D変換器および要素回路,C-12.集積回路,一般セッション)