レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
スポンサーリンク
概要
- 論文の詳細を見る
次世代ストレージインターフェースとして注目を集めるシリアルATA向けスプレッドスペクトラムクロック発生器(SSCG)に適用する低ジッタΣΔ変調器を開発した.最少ステップサイズを小さくし,入力信号範囲の制限を行うためにレベルシフト機能を持つΣΔ変調器を提案することで,ΣΔ変調器起因のジッタを低減する方式を開発したので報告する.
- 2006-02-28
著者
-
大島 俊
株式会社日立製作所 中央研究所
-
大島 俊
(株)日立製作所中央研究所
-
小久保 優
株式会社日立製作所中央研究所
-
小久保 優
日立製作所中央研究所
-
小久保 優
(株)日立製作所 中央研究所:yrpユビキタスネットワーキング研究所
-
川本 高司
(株)日立製作所 中央研究所
-
能登 隆行
(株)ルネサステクノロジ
-
鈴木 正人
(株)ルネサステクノロジ
-
鈴木 成行
(株)ルネサステクノロジ
-
早坂 隆
(株)ルネサステクノロジ
-
高橋 智明
(株)ルネサステクノロジ
-
笠井 淳
(株)ルネサステクノロジ
-
小久保 優
(株)日立製作所中央研究所
-
川本 高司
(株)日立製作所中央研究所
関連論文
- タイムインタリーブ型A-D変換器の高精度オンチップバックグランド補正方式
- タイムインターリーブADCのオンチップバックグランド補正 (情報センシング)
- 新しいディジタルアシスト高速高分解能アナログディジタル変換器の提案
- タイムインターリーブADCのオンチップバックグランド補正 (集積回路)
- タイムインタリーブ型A-D変換器の高精度オンチップバックグランド補正方式(アナログ信号処理)
- タイムインターリーブADCのオンチップバックグランド補正(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 高周波PLLのキャリブレーション方式(アナログ・デジアナ・センサ, 通信用LSI)
- HDDリードチャネル向けディジタルキャリブレーション型プログラマブルGm-Cフィルタ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-12 スーパーマルチDVDドライブ向け記録再生用低雑音VCO(C-12.集積回路C(アナログ),一般講演)
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- C-12-26 シリアルATA用低雑音VCO(C-12.集積回路C(アナログ),エレクトロニクス2)
- フラクショナルPLLを用いたスプレッドスペクトラムクロック発生器(VLSI一般(ISSCC2005特集))
- C-12-13 シリアルATA用スプレッドスペクトラムPLL(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- ループ帯域可変2ポイント変調送信方式
- ループ帯域可変2ポイント変調送信方式(アナログ・ディジアナ・センサ,通信用LSI)
- B-5-239 FM信号の復調方式に関する検討
- 携帯電話用RFアナログ回路の技術動向
- 5-1 応用事例 : 通信分野におけるシステムLSI(システムLSI : マルチメディア社会を支えるIC技術)
- GSM/DCS1800デュアルバンドRF-IC
- CMOSによるGSM端末向け周波数変換用PLL
- GSM端末用1チップRF-ICの開発
- 数値位相比較を用いた高速収束周波数シンセサイザLSI
- オフセット補正機能を有する差動形DA変換器の試作
- A-22 高分解能D/A変換器の一構成(A-1. 回路とシステムC,一般講演)
- 高周波PLLのキャリブレーション方式
- 0.7V 200MHz動作キャリブレーション方式PLLの試作報告
- 0.7V200MHz動作キャリブレーション方式PLLの試作報告
- A-1-38 1.2V 1GH_z CMOS作動VCOの試作報告
- 1.2V動作400MHz PLLの試作
- LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-48 デジタルキャリブレーション型高速高分解能A/D変換器向けオペアンプの設計(C-12. 集積回路C(アナログ回路),一般セッション)
- C-12-47 デジタルキャリブレーション型高速高分解能A/D変換器の設計(C-12. 集積回路C(アナログ回路),一般セッション)
- 新規カスケード型非線形LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(2))
- シリアルATA用自動キャリブレーション機能付きスペクトラム拡散クロック発生器(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- A-1-47 パイプライン型ADCの新規高速デジタルキャリブレーション方式(A-1.回路とシステム,一般講演)
- パイプライン型ADCの高速デジタルバックグランドキャリブレーション(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- シリアルATA用自動キャリブレーション機能付きスペクトラム拡散クロック発生器 (コンシューマエレクトロニクス)
- 低消費電力無線向けキャリアベースDS-UWB-IRシステム(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- B-5-182 EER 式パワーアンプを用いた携帯端末送信系の検討 (2)
- 低消費電力無線向けキャリアベースDS-UWB-IRシステム(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- C-12-42 0.5V高速高分解能ADC向けデジタル補正方式の検討(C-12.集積回路,一般セッション)
- C-12-41 0.5V動作可能な高速高分解能ADCの検討(C-12.集積回路,一般セッション)
- 低消費電力無線向けキャリアベースDS-UWB-IRシステム(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- デジタル制御パルス発生器を用いたUWB-IR用送信機(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- A-5-15 3nW/bps超低電力UWB無線システム(6) : 30cm高精度測位システムの検討(A-5.ワイドバンドシステム,基礎・境界)
- A-5-14 3nW/bps超低電力UWB無線システム(5) : 送信用パルス発生器の開発(A-5.ワイドバンドシステム,基礎・境界)
- A-5-13 3nW/bps超低電力UWB無線システム(4) : 受信用ベースバンド開発(A-5.ワイドバンドシステム,基礎・境界)
- A-5-12 3nW/bps超低電力UWB無線システム(3) : アナログRF開発(A-5.ワイドバンドシステム,基礎・境界)
- A-5-11 3nW/bps超低電力UWB無線システム(2) : 低電力受信方式検討(A-5.ワイドバンドシステム,基礎・境界)
- A-5-10 3nW/bps超低電力UWB無線システム(1) : 3nW/bpsが変える近距離無線の世界(A-5.ワイドバンドシステム,基礎・境界)
- HDDリードチャネル向けディジタルキャリブレーション型プログラマブルGm-Cフィルタ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- ソースコード理解支援機能を持つ開発環境(開発支援(学生セッション))
- C-12-24 可変利得アンプの高速ゲイン切り換え制御方式
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- レベルシフトつきΣΔ変調器(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- B-5-189 センサネット向けUWB通信方式の検討(B-5.無線通信システムB(ワイヤレスアクセス))
- 携帯電話用RFアナログ回路の技術動向
- 高分解能D/A変換器の一構成
- A Dual-Mode Bluetooth Transceiver with a Two-Point-Modulated Polar-Loop Transmitter and a Frequency-Offset-Compensated Receiver(Circuit Theory)
- Spread-Spectrum Clock Generator for Serial ATA with Multi-Bit ΣΔ Modulator-Controlled Fractional PLL(Electronic Circuits)
- A GFSK Transmitter Architecture for a Bluetooth RF-IC, Featuring a Variable-Loop-Bandwidth Phase-Locked Loop Modulator(Microwaves, Millimeter-Waves)
- A Small-Chip-Area Transceiver IC for Bluetooth Featuring a Digital Channel-Selection Filter(Analog Circuit and Device Technologies)
- タイムインターリーブADCのオンチップバックグランド補正(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- メトリクスの測定によるリファクタリング支援の自動化(メトリクス(学生セッション))
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理,LSI,及び一般)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理, LSI, 及び一般)
- 高感度CMOSブルートゥーストランシーバ用アナログ受信回路の試作(信号処理, LSI, 及び一般)
- Java WEB アプリケーションにおける通信特性の解析と可視化
- 履修管理システムにおけるソフトウェアアカウンタビリティ機能の実現法
- プロセス代数CSPによるシーケンス図設計の詳細化と検証(組込みシステム,一般)
- C-12-32 次世代無線アクセスシステム向け高速CMOS IF回路の開発(C-12.集積回路C(アナログ))
- CMOSブルートゥースLow-IFトランシーバ向けフィルタ自動チューニング回路および高速自動利得制御回路の開発(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- CMOSブルートゥースLow-IFトランシーバ向けフィルタ自動チューニング回路および高速自動利得制御回路の開発
- 1.8V, CMOS LNAの自動ゲインキャリブレーションの一方式(電子回路)
- A-1-5 オンチップアクティブフィルタの周波数自動チューニング回路
- A-1-4 CMOS ブルートゥーストランシーバ用受信回路の試作評価
- C-12-35 LNA の自動ゲインキャリブレーションの一方式
- C-12-22 1.8V動作CMOS RF回路の試作
- アクティブタグ通信における周波数偏差補正法の検討(一般,移動通信ワークショップ)
- ACS-1-6 基準クロックの周波数ばらつきを補償するシリアルATA-PHY(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-4 デジタルキャリブレーション技術を用いたHDDリードチャネル向けGm-Cフィルタ(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-6 基準クロックの周波数ばらつきを補償するシリアルATA-PHY(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-4 デジタルキャリブレーション技術を用いたHDDリードチャネル向けGm-Cフィルタ(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-1 チップ面積増加のないフォアグランドデジタル補正ADCの提案(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- パイプライン型ADCの高速デジタルバックグランドキャリブレーション(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- B-19-6 TSCH方式における適応ダイバーシティの効果検討(B-19. ユビキタス・センサネットワーク,一般セッション)
- B-19-5 適応ダイバーシティによる干渉回避効果検証(B-19. ユビキタス・センサネットワーク,一般セッション)
- 適応ダイバーシティによる干渉回避効果の検証
- 適応ダイバーシティによる干渉回避効果の検証
- A Low-Jitter 1.5-GHz and Large-EMI reduction 10-dBm Spread-Spectrum Clock Generator for Serial-ATA (回路とシステム)
- A Low-Jitter 1.5-GHz and Large-EMI reduction 10-dBm Spread-Spectrum Clock Generator for Serial-ATA (信号処理)
- A Low-Jitter 1.5-GHz and Large-EMI reduction 10-dBm Spread-Spectrum Clock Generator for Serial-ATA (通信方式)
- 急性虫垂炎に対する治療戦略
- 産業用無線監視システム向け適応ダイバシティ技術(一般)
- 産業用無線監視システム向け適応ダイバシティ技術
- SV-1-1 胸腹部大動脈瘤に対するopen surgery(SV-1 特別ビデオセッション(1)心臓・血管-1,第112回日本外科学会定期学術集会)
- 400ppmの送受信周波数偏差に対応可能なシリアルATA用PHY(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- C-12-11 パイプライン/サイクリックADCの基準信号レスデジタル補正技術(A/D変換器および要素回路,C-12.集積回路,一般セッション)