C-12-29 GSM向け可変利得増幅器(C-12. 集積回路C(アナログ), エレクトロニクス2)
スポンサーリンク
概要
著者
関連論文
-
新しいディジタルアシスト高速高分解能アナログディジタル変換器の提案
-
HDDリードチャネル向けディジタルキャリブレーション型プログラマブルGm-Cフィルタ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
GSM/DCS1800デュアルバンドRF-IC
-
CMOSによるGSM端末向け周波数変換用PLL
-
GSM端末用1チップRF-ICの開発
-
LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
C-12-48 デジタルキャリブレーション型高速高分解能A/D変換器向けオペアンプの設計(C-12. 集積回路C(アナログ回路),一般セッション)
-
C-12-47 デジタルキャリブレーション型高速高分解能A/D変換器の設計(C-12. 集積回路C(アナログ回路),一般セッション)
-
新規カスケード型非線形LMSアルゴリズムを用いたフォアグランドキャリブレーションA/D変換器 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ADC(2))
-
インバータ遅延時間ばらつき解析
-
B-5-181 EER 式パワーアンプを用いた携帯端末送信系の検討 (1)
-
B-5-182 EER 式パワーアンプを用いた携帯端末送信系の検討 (2)
-
B-5-183 受信機低消費電力化方式の検討
-
C-12-23 ダイレクトコンバージョン送信方式のGSMシステムへの適用
-
39.8-43GHz VCOを内蔵したフルレート動作OC-768対応16:1多重・1:16分離LSI
-
フルレートクロック動作40-43Gビット/秒16多重・分離LSI(化合物半導体IC及び超高速・超高周波デバイス)
-
フルレートクロック動作40-43Gビット/秒16多重・分離LSI(化合物半導体IC及び超高速・超高周波デバイス)
-
MOSトランジスタミスマッチと差動利得ばらつきに関する一考察
-
C-12-35 EDGE向けポーラーループ変調送信機用可変利得増幅器(C-12.集積回路C(アナログ),一般講演)
-
EDGE向けポーラーループ変調送信機用可変利得増幅器(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
-
C-12-29 GSM向け可変利得増幅器(C-12. 集積回路C(アナログ), エレクトロニクス2)
-
4-1 携帯電話向けトランシーバアーキテクチャ技術と将来展望(4. システムチップ)(日本のモノづくりを支えるJisso技術)
-
C-12-21 Fastlock Offset Phase Locked Loop for GSM applications
-
A-1-16 270MHz動作CMOS直交変調器
-
ΔΣPLL送信機用ループ帯域校正システム(VLSI一般(ISSCC2005特集))
-
C-12-32 ΔΣPLL送信機用ループ帯域校正回路(C-12. 集積回路C(アナログ), エレクトロニクス2)
-
ディジタルセルラ規格"GSM/EGSM"用高周波部アナログ信号処理IC--送信系にオフセットPLL方式を採用してシステムの小型化,低コスト化を実現 (特集 システムソリュ-ションを実現する半導体デバイス技術)
-
ACS-1-4 デジタルキャリブレーション技術を用いたHDDリードチャネル向けGm-Cフィルタ(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
-
ACS-1-4 デジタルキャリブレーション技術を用いたHDDリードチャネル向けGm-Cフィルタ(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
-
α乗則を用いたトランジスタばらつきのモデル化と、それを利用した差動増幅回路高調波ひずみのばらつき感度解析
-
小数分周器を用いたマルチバンドWCDMAトランシーバIC
もっと見る
閉じる
スポンサーリンク