C-12-38 PLL(Phase-Locked-Loop)用ディジタル制御発振器(C-12.集積回路C(アナログ),一般講演)
スポンサーリンク
概要
著者
関連論文
-
ラッチ型ゲートによる計算機演算回路のパイプライン・ピッチの短縮化の検討
-
保護導体を用いた伝送線の改良
-
充放電電流を補償した高速エミッタホロワの評価
-
IGAを使用した高速論理回路の検討
-
保護導体を用いた伝送線の検討
-
保護導体を用いた伝送線による高速クロック給電方式
-
多軸異方性磁性薄膜における磁壁伝播 : 磁性
-
C-12-10 PLL用ディジタル制御発振器
-
C-12-38 PLL(Phase-Locked-Loop)用ディジタル制御発振器(C-12.集積回路C(アナログ),一般講演)
-
C-12-36 4トランジスタセルを用いた擬似SRAMの検討(C-12.集積回路D(メモリ),一般講演)
-
C-12-39 4トランジスタセルを用いた擬似SRAMの検討(C-12.集積回路D(メモリ))
-
C-12-26 4トランジスタセルを用いた擬似SRAMの検討
-
C-12-13 ラッチ型ダイナミックCMOS論理回路による4ビット桁上げ先見加算回路の性能評価
-
SCL回路を用いたメモリ用デコーダ回路の検討
-
超高速SRAM回路技術 : 「A 1.8ns Access, 550MHz 4.5Mb CMOS SRAM」「Synonym Hit RAM: A 500MHz 1.5ns CMOS SRAM Macro with 576b Parallel Comparison and Parity Check Functions」
-
超高速SRAM回路技術 : 「A 1.8ns Access, 550MHz 4.5Mb CMOS SRAM」「Synonym Hit RAM: A 500MHz 1.5ns CMOS SRAM Macro with 576b Parallel Comparison and Parity Check Functions」
-
超高速SRAM用ワード線放電回路の提案
-
超高速ECL-CMOS SRAMのビット線負荷の配置に関する検討
-
低電圧用途向けベースブースト方式BiCMOS回路
-
ダミーメモリセルを用いた超高速SRAM用書き込みパルス発生回路
-
バイポ-ラRAMにおけるタイミングスキュ-の影響に関する検討
-
バイポ-ラRAMのワ-ド線放電回路の検討
-
高速メモリ技術の動向 (最近の高速メモリ技術)
-
連続時間型ΔΣ変調器におけるクロックジッタの影響を低減する方法に関する一検討
-
ベクトルフィルタを用いたカスケード型並列ΔΣ変調器
-
A-1-32 ハイパスフィルタを用いて過剰ループ遅延の影響を低減した連続時間型ΔΣ変調器(A-1.回路とシステム,一般セッション)
-
A-10-4 デジタル直接駆動型スピーカシステムを用いた高指向性アクティブノイズコントロールシステム(A-10.応用音響,一般セッション)
-
A-1-15 ディジタル直接駆動型スピーカシステムにおけるハードウェア規模の削減に関する研究(A-1.回路とシステム,一般セッション)
-
A-1-5 圧電スピーカ制御回路の一構成法(A-1.回路とシステム,一般セッション)
-
A-1-14 デジタル直接駆動スピーカ用自励式ドライバ回路の提案(A-1.回路とシステム,一般セッション)
-
デジタル直接駆動スピーカの大電力化に関する一考察
-
A-1-13 FIRフィルタを用いて信号帯域内量子化雑音を低減したΔΣ変調器(A-1.回路とシステム,一般セッション)
-
A-1-12 ベクトルフィルタを用いたタイムインターリーブΔΣ型ADCの回路削減法(A-1.回路とシステム,一般セッション)
-
ポスター講演 デジタル直接駆動型スピーカーにおける指向性制御法に関する研究 (応用音響)
-
高精度カスケード型ΔΣDACの回路規模削減に関する一手法
-
圧電素子制御回路の一構成法
-
G級増幅器における電源電圧と出力段の切り替えのタイミング制御法
-
A-1-4 ノイズシェーピング構成とミスマッチシェーパーを用いた自己校正型パイプラインADCに関する研究(A-1.回路とシステム,一般セッション)
-
A-1-2 FIRフィルタを用いたΔΣ変調器の安定性および性能改善に関する研究(A-1.回路とシステム,一般セッション)
-
デジタル直接駆動型スピーカーにおける指向性制御法に関する研究
-
A-1-21 マルチビットデジタル直接駆動技術を用いた三相モータシステム(A-1.回路とシステム)
-
A-1-16 フィードバック経路にバイパス型FIRフィルタを用いた連続時間型△Σ変調器の安定性(A-1.回路とシステム)
-
A-1-10 マルチビットデジタル直接駆動技術を用いたブラシレスDCモータシステム(A-1.回路とシステム,一般セッション)
-
C-12-72 ΔΣTDC(ΔΣ-Time to Digital Converter)の検討および設計(C-12.集積回路)
-
デジタル直接駆動技術の三相同期電動機への適用
-
A-1-15 キャパシタミスマッチ検出精度向上した自己補正型パイプラインADC(A-1.回路とシステム)
-
スペクトラム拡散技術を用いたデジタルスピーカシステムのEMI低減回路の実証
-
デジタル直接駆動スピーカを用いた振幅制御による高指向性
-
デジタル直接駆動技術を用いた高指向性スピーカ(コンシューマ機器,および一般(ICCE特集))
-
デジタル直接駆動型スピーカーにおける多指向性制御に関する研究
-
C-12-10 ナイキスト周波数に零点を持たせクロックジッタの影響を低減したΔΣDAC(AD/DA変換器,C-12.集積回路,一般セッション)
-
FIRフィルタを用いてクロックジッタと過剰ループ遅延の影響を抑えた連続時間型ΔΣ変調器の設計
もっと見る
閉じる
スポンサーリンク