A-1-15 キャパシタミスマッチ検出精度向上した自己補正型パイプラインADC(A-1.回路とシステム)
スポンサーリンク
概要
- 論文の詳細を見る
- 一般社団法人電子情報通信学会の論文
- 2013-03-05
著者
-
吉野 理貴
法政大学大学院 工学研究科 電気工学専攻
-
西勝 聡
法政大学大学院 工学研究科 電気工学専攻
-
安田 彰
法政大学理工学部電気電子工学科
-
吉野 理貴
法政大学理工学部電気電子工学科
-
リー チンホイ
法政大学理工学部電気電子工学科
-
安田 彰
法政大学理工学部
関連論文
- C-12-38 PLL(Phase-Locked-Loop)用ディジタル制御発振器(C-12.集積回路C(アナログ),一般講演)
- C-12-36 4トランジスタセルを用いた擬似SRAMの検討(C-12.集積回路D(メモリ),一般講演)
- C-12-39 4トランジスタセルを用いた擬似SRAMの検討(C-12.集積回路D(メモリ))
- 連続時間型ΔΣ変調器におけるクロックジッタの影響を低減する方法に関する一検討
- ベクトルフィルタを用いたカスケード型並列ΔΣ変調器
- A-1-32 ハイパスフィルタを用いて過剰ループ遅延の影響を低減した連続時間型ΔΣ変調器(A-1.回路とシステム,一般セッション)
- A-10-4 デジタル直接駆動型スピーカシステムを用いた高指向性アクティブノイズコントロールシステム(A-10.応用音響,一般セッション)
- A-1-15 ディジタル直接駆動型スピーカシステムにおけるハードウェア規模の削減に関する研究(A-1.回路とシステム,一般セッション)
- AT-1-3 小規模企業と大学の共同開発を支援するWebベースアナログ回路設計統合環境(AT-1.大学研究室における"実用"アナログCAD開発のすすめ,チュートリアルセッション,ソサイエティ企画)
- A-3-1 設計者知識を活用したアナログ回路最適化時間の改善手法(A-3.VLSI設計技術,一般セッション)
- A-1-16 Webツールを用いたアナログ回路最適化の検討(A-1.回路とシステム,一般セッション)
- A-1-5 圧電スピーカ制御回路の一構成法(A-1.回路とシステム,一般セッション)
- A-1-14 デジタル直接駆動スピーカ用自励式ドライバ回路の提案(A-1.回路とシステム,一般セッション)
- デジタル直接駆動スピーカの大電力化に関する一考察
- ALBユーザによる回路最適化プログラムの開発とALBへの組み込み
- A-1-13 FIRフィルタを用いて信号帯域内量子化雑音を低減したΔΣ変調器(A-1.回路とシステム,一般セッション)
- A-1-12 ベクトルフィルタを用いたタイムインターリーブΔΣ型ADCの回路削減法(A-1.回路とシステム,一般セッション)
- ポスター講演 デジタル直接駆動型スピーカーにおける指向性制御法に関する研究 (応用音響)
- 高精度カスケード型ΔΣDACの回路規模削減に関する一手法
- 圧電素子制御回路の一構成法
- G級増幅器における電源電圧と出力段の切り替えのタイミング制御法
- グローバル最適化手法とカスタム最適化手法を容易に適用できる回路最適化システムの開発
- A-1-4 ノイズシェーピング構成とミスマッチシェーパーを用いた自己校正型パイプラインADCに関する研究(A-1.回路とシステム,一般セッション)
- A-1-2 FIRフィルタを用いたΔΣ変調器の安定性および性能改善に関する研究(A-1.回路とシステム,一般セッション)
- デジタル直接駆動型スピーカーにおける指向性制御法に関する研究
- A-1-21 マルチビットデジタル直接駆動技術を用いた三相モータシステム(A-1.回路とシステム)
- A-1-16 フィードバック経路にバイパス型FIRフィルタを用いた連続時間型△Σ変調器の安定性(A-1.回路とシステム)
- A-1-10 マルチビットデジタル直接駆動技術を用いたブラシレスDCモータシステム(A-1.回路とシステム,一般セッション)
- C-12-72 ΔΣTDC(ΔΣ-Time to Digital Converter)の検討および設計(C-12.集積回路)
- A-1-15 キャパシタミスマッチ検出精度向上した自己補正型パイプラインADC(A-1.回路とシステム)
- デジタル直接駆動技術を用いた高指向性スピーカ(コンシューマ機器,および一般(ICCE特集))
- C-12-10 ナイキスト周波数に零点を持たせクロックジッタの影響を低減したΔΣDAC(AD/DA変換器,C-12.集積回路,一般セッション)