高性能アプリケーション向け0.13umCMOSロジックベース混載DRAMマクロの開発
スポンサーリンク
概要
- 論文の詳細を見る
我々は、ネットワークやグラフィックスなどの高性能アプリケーション市場向けに0.13umCMOSロジックプロセスをベースとした高速でI/O幅の広い16Mビット混載DRAMマクロの開発を行った。高速アクセス動作実現の為に様々な工夫を行った結果1.2V単一電源によりランダムロウカラムアクセス250MHzという高速動作を実現した。
- 社団法人電子情報通信学会の論文
- 2002-04-04
著者
-
成竹 功夫
日本電気(株)
-
藤田 真盛
NEC ULSIデバイス開発研究所
-
小西 剛
日本電気マイクロシステム(株)九州センター
-
奥田 治之
日本電気マイクロシステム(株)九州センター
-
藤田 真盛
日本電気(株)エレクトロンデバイス・システムlsi設計技術本部
-
黒木 孝一
日本電気マイクロシステム(株)九州センター
-
勝久 卓治
日本電気マイクロシステム(株)九州センター
-
成竹 功夫
日本電気(株)エレクトロンデバイス・システムlsi設計技術本部
関連論文
- C-12-72 12ns 8MバイトDRAMオンチップ2次キャッシュ
- 12ns 8MバイトDRAMオンチップ2次キャッシュ (半導体デバイス特集) -- (コンピュータ関連デバイス)
- データ転送速度250Mbpsの1GビットDDR-SDRAM
- 多分割アレイ構造を有する30ns 256Mb DRAM
- 低電圧・高速用途向けDRAM混載ロジックLSI技術
- ファイル応用1GbDRAM
- A 4-level Storage 4Gb DRAM
- 2.5ns Clock Access 250MHz 256MSDRAM
- DRAMにおけるチップサイズ縮小時のFMM方式の検討
- ファイル用1GビットDRAM (半導体デバイス特集) -- (コンピュ-ティング系システム用デバイス)
- ギガビットDRAM用分離ドライバ型センスアンプとチャージリサイクル法
- 1Gb DRAMにおけるアレイノイズの解析
- DRAMにおけるフレキシブルマルチマクロ方式の効果
- 256MビットシンクロナスDRAM (半導体デバイス特集) -- (コンピュ-ティング系システム用デバイス)
- 大容量DRAM用センスアンプNMOSドライブ方式
- 高性能アプリケーション向け0.13umCMOSロジックベース混載DRAMマクロの開発
- 時分割多値センス方式を用いた4Gb DRAM
- 4GビットDRAM (半導体デバイス特集) -- (コンピュ-タ関連デバイス)
- 1GビットDDR-SDRAM (半導体デバイス特集) -- (コンピュータ関連デバイス)