2周波型GPS用イメージリジェクトミキサの研究(アナログ・デジアナ・センサ,通信用LSI)
スポンサーリンク
概要
- 論文の詳細を見る
L1/L2の2つの周波数を同時に受信可能な2周波型GPS受信機の実現を目的とし,トランスコンダクタ部を共通化したクワドラチャーミキサを用いたWeaver型のデュアルバンド・イメージリジェクトミキサを提案する.このクワドラチャーミキサはLOの位相誤差を補償する効果があり,キャリブレーションや補償回路を追加することなくイメージリジェクト比(IMRR)が改善できる.0.25μmCMOSプロセスを用いてデュアルバンド・イメージリジェクトミキサの設計と試作を行い,1stLOのポリフェーズフィルタの精度で制限されるIMRRが41dBから最大64dBまで改善されることを確認した.
- 社団法人電子情報通信学会の論文
- 2003-09-05
著者
-
松岡 俊匡
大阪大学大学院工学研究科
-
谷口 研二
大阪大学大学院工学研究科
-
春岡 正起
大阪大学大学院工学研究科電子情報エネルギーエ学
-
洞木 吉博
大阪大学大学院工学研究科
-
春岡 正起
大阪大学大学院工学研究科:古野電気株式会社
関連論文
- ワイドバンドテレビチューナIC用イメージ除去フィルタの設計(集積エレクトロニクス)
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 超低電圧動作ディジタルCMOS回路の特性補償に関する検討
- 10次チャネル・フィルタを搭載した低消費電力Zero-IFフル・セグメントISDB-T CMOSチューナの開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 10次チャネル・フィルタを搭載した低消費電力 Zero-IF フル・セグメントISDB-T CMOSチューナの開発
- C-12-62 LNA不要な低消費電力TVチューナIC用RFフロントエンドの設計(C-12.集積回路,一般セッション)
- C-12-53 0.5V動作バイアス制御CMOS型VCO(C-12.集積回路,一般セッション)
- C-12-43 トランスを用いた雑音除去UWB差動CMOS LNA(C-12.集積回路,一般セッション)