オフセットキャンセル機能を有するDS-CDMA用低消費電力アナログマッチドフィルタ(電子回路)
スポンサーリンク
概要
- 論文の詳細を見る
提案するDS-CDMA通信用の低消費電力マッチドフィルタ(MF)は完全差動オペアンプ, 2個の抵抗, 8個のスイッチ, 4個のキャパシタのみで構成され, PN符号の論理に応じて積分キャパシタを切り換える方式により, クロック1相動作でオペアンプのオフセットを除去することができる. 提案型MFは, 用いるオペアンプのトランスコンダクタンスがスイッチトキャパシタ構成の従来型MFで用いるオペアンプに対して65%削減することができるため, オペアンプの消費電力を低く抑えることができる. 通信信号に含まれるチャネル数, PN符号の組合せ, 素子のばらつきがMFの出力に与える影響を解析し, その結果をもとにした回路シミュレーションにより, 0.25μm CMOSプロセス, 電源電圧2.5V, チップ数64, 200McpsのPNコードを用いたMFの消費電力は0.6mWであることを確認した.
- 社団法人電子情報通信学会の論文
- 2005-08-01
著者
-
松岡 俊匡
大阪大学大学院工学研究科
-
谷口 研二
大阪大学大学院工学研究科
-
井田 司
大阪大学大学院工学研究科
-
田中 智之
大阪大学大学院工学研究科
-
松岡 俊匡
大阪大学
-
清水 新策
大阪大学大学院工学研究科電子情報エネルギー工学専攻
-
宮本 潤
大阪大学大学院工学研究科電子情報エネルギー工学専攻
-
宮本 潤
大阪大学大学院工学研究科電子情報エネルギー工学
-
清水 新策
大阪大学大学院工学研究科電子情報エネルギー工学
関連論文
- ワイドバンドテレビチューナIC用イメージ除去フィルタの設計(集積エレクトロニクス)
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器
- CMOSインバータ積分器を用いた0.5Vフィードフォワード型デルタ・シグマ変調器(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 超低電圧動作ディジタルCMOS回路の特性補償に関する検討
- 10次チャネル・フィルタを搭載した低消費電力Zero-IFフル・セグメントISDB-T CMOSチューナの開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 10次チャネル・フィルタを搭載した低消費電力 Zero-IF フル・セグメントISDB-T CMOSチューナの開発
- C-12-62 LNA不要な低消費電力TVチューナIC用RFフロントエンドの設計(C-12.集積回路,一般セッション)
- C-12-53 0.5V動作バイアス制御CMOS型VCO(C-12.集積回路,一般セッション)
- C-12-43 トランスを用いた雑音除去UWB差動CMOS LNA(C-12.集積回路,一般セッション)
- 広い入力ビットレート範囲をもつクロックリカバリ回路(電子回路)
- A-1-39 雑音統計を用いた微弱信号検出の通信への応用(A-1. 回路とシステム,一般セッション)
- C-12-65 トランスを用いた低電圧フォールデッド型CMOS LNA(C-12. 集積回路C(増幅回路),一般セッション)
- C-12-11 FFTを用いたフルディジタルCDR回路(C-12. 集積回路BC(クロック・発振器),一般セッション)
- 雑音統計を用いた微弱信号検出の通信への応用 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (センサ)
- 生体センシング用途向け超低消費電力△Σモジュレータ(電子回路)
- テレビ受信システム用ワイドバンドチューニングVCOの設計(集積エレクトロニクス)
- TV受信システム用ワイドバンドチューニングVCOの設計(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- TV受信システム用ワイドバンドチューニングVCOの設計
- 0.5Vボディ入力コンパレータの特性補償に関する検討
- MOSFETのマッチング特性の高精度評価のためのテスト回路(集積エレクトロニクス)
- MOSFETマッチング特性の統計的評価とモデル化の検討(プロセス・デバイス・回路シミュレーション及び一般)
- 短距離無線通信用電圧制御CMOS移相発振回路に関する研究
- C-12-1 MOSFETに特性の変動の統計的測定のための回路
- 短距離無線通信用CMOS発振回路に関する研究
- 多値化CDMA有線通信インターフェースの提案
- CMOSプロセスを用いたプレディストータの検討
- ASK/CDMA方式を用いた近距離無線通信のためのCMOS復調回路(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- カレントソースを共有化したCMOS Quadrature-coupled LC-VCOの解析
- 2周波対応GPS受信機フロントエンドチップの研究
- 2周波対応GPS受信機フロントエンドチップの研究(アナログ・ディジアナ・センサ,通信用LSI)
- FD-SOI MOSデバイスのRFモデリングに関する検討(プロセス・デバイス・回路シミュレーション及び一般)
- MOS電流モードロジックを用いた拡散符号生成器
- ワイドバンドテレビチューナIC用イメージ除去フィルタの設計
- 高抵抗SOI基板上におけるスパイラル・インダクタの寄生抵抗のモデリング
- C-12-44 ダブルチューニング低電圧SOI-CMOS LC電圧制御発振器
- LNA不要な低消費電力TVチューナIC用RFフロントエンドの設計
- ケルビン法を用いたガスセンサ・アレイ用読み出し回路の設計
- C-12-24 無線通信用CMOSアナログ集積回路の低電圧化技術の開発(C-12.集積回路C(アナログ),一般講演)
- 広帯域VCOを用いたCDRの検討(アナログ・デジアナ・センサ,通信用LSI)
- 帯域可変G_m-Cフィルタのチューニング技術に関する検討
- C-12-13 VCO制御電圧修正回路を用いたCDR回路の検討(C-12.集積回路B(ディジタル),一般講演)
- TV受信システム用ワイドバンドチューニングVCOの設計(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- Adaptive Bias回路を用いたスイッチトキャパシタ回路用省電力演算増幅器(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- C-12-24 可変バイアス回路を用いた擬似差動LNAの検討(C-12.集積回路C(アナログ),一般講演)
- C-12-10 Adaptive Biasingを用いた低電源電圧・省電力オペアンプ(C-12.集積回路C(アナログ),一般講演)
- FD-SOI CMOSデバイスを用いた低電圧動作低雑音増幅器の設計
- 雑音と線形性を考慮したCMOS低雑音増幅器の設計手法に関する検討
- FD-SOI MOSFETの高周波小信号特性の高精度モデリング(半導体Si及び関連材料・評価)
- オフセットキャンセル機能を有するDS-CDMA用低消費電力アナログマッチドフィルタ(電子回路)
- C-12-23 弱反転MOS LSIセンサのための基準電圧・電流源回路(C-12. 集積回路C(アナログ), エレクトロニクス2)
- PTAT 参照電圧生成回路を用いた、弱反転動作 CMOS デジタル回路の低消費電力化に関する研究(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
- PTAT 参照電圧生成回路を用いた、弱反転動作 CMOS デジタル回路の低消費電力化に関する研究(低消費 LSI-2, システムオンシリコン設計技術並びにこれを活用した VLSI)
- PTAT参照電圧生成回路を用いた、弱反転動作CMOSデジタル回路の低消費電力化に関する研究
- PTAT参照電圧生成回路を用いた、弱反転動作CMOSデジタル回路の低消費電力化に関する研究
- ASK/CDMA方式を用いた近距離無線通信のための12GHz CMOS変復調回路(集積エレクトロニクス)
- 低電源電圧動作可能な高速CMOSデマルチプレクサ
- ポリSi TFTの過渡特性における自己発熱及びキンク効果の影響の分離評価
- PLLのループゲインに関する研究
- 10次チャネル・フィルタを搭載した低消費電力Zero-IFフル・セグメントISDB-T CMOSチューナの開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- プロセスばらつきを用いた並列型A/Dコンバータの設計(若手研究会)
- 極低消費電力品質モニタ回路
- 極低消費電力品質モニタ回路(アナログ・ディジアナ・センサ,通信用LSI)
- 高精度品質保証期限モニタ回路
- FD-SOI MOSデバイスのRFモデリングに関する検討(プロセス・デバイス・回路シミュレーション及び一般)
- Δ-Σ PLLのパラメータ設定と位相雑音に関する考察
- C-11-6 MOSFETにおけるNon-Quasi-Static効果に関する考察(C-11.シリコン材料・デバイス)
- RF CMOS技術の現状と今後の技術課題
- RF CMOS技術の現状と今後の技術課題(アナログ・ディジアナ・センサ,通信用LSI)
- 入力周波数レンジ可変型CMOS電圧制御プリスケーラ
- 低消費電力1V動作630MHz周波数分周器
- 1V動作630MHz周波数分周器
- 1V動作630MHz周波数分周器(アナログ・デジアナ・センサ,通信用LSI)
- 0.35μm CMOSを用いた低電圧低消費電力プリスケーラ回路の設計
- CMOSプロセスによる弱反転動作PTAT参照電圧生成回路
- CMOSプロセスによる弱反転動作PTAT参照電圧生成回路(アナログ・ディジアナ・センサ,通信用LSI)
- CT-1-6 RFアナログCMOS回路応用のための受動素子技術(CT-1.Si集積回路配線の解析と設計,エレクトロニクス2)
- ミクサブロックを用いない電圧制御ダウンコンバータ
- バイアス・オフセットを用いたCMOS Linear-in-dB 可変利得増幅回路の設計
- バイアス・オフセットを用いたCMOS Linear-in-dB可変利得増幅回路の設計(アナログ・ディジアナ・センサ,通信用LSI)
- C-12-33 デュアルバンドGPS受信機用LNAの設計(C-12.集積回路C(アナログ))
- フィードフォワード制御を取り入れた低消費電力10bitパイプラインADCの設計(システムオンシリコン設計技術並びにこれを活用したVLSI)
- フィードフォワード制御を取り入れた低消費電力10bitパイプラインADCの設計(システムオンシリコン設計技術並びにこれを活用したVLSI)
- しきい値のばらつきの統計に見るMOSFETの特性の研究
- MOSFETマッチング特性の統計的評価とモデル化の検討(プロセス・デバイス・回路シミュレーション及び一般)
- 有線CDMAインタフェース用可変ゲインアンプ
- C-12-44 有線 CDMA バス用ゲイン可変アンプ
- ASK/CDMA方式を用いた近距離無線通信のためのCMOS復調回路
- DS-CDMA無線通信のための低消費電力アナログ相関器
- FD-SOI MOSFETのしきい値電圧のばらつきに関する考察(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- FD-SOI MOSFETのしきい値電圧のばらつきに関する考察(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- CDMAを用いた高周波近距離無線通信のためのCMOS受信回路
- C-12-41 S/H回路を用いたサブサンプリングミキサー
- 動作レベルシミュレーションによるディジタル制御発振器における容量スイッチングの影響の解析(研究速報)
- バイアス・フィード抵抗付きP+/N接合を用いたCMOSプレディストータの試作, 評価
- バイアス・フィード抵抗付きP+/N接合を用いたCMOSプレディストータの試作、評価(アナログ・デジアナ・センサ,通信用LSI)
- チャージポンプを用いた高速アナログ相関器
- 多ビットCDMA方式における物理現象と論理検証
- GPSデュアルバンドイメージリジェクトミクサのLO位相誤差補償に関する研究(電子回路)
- 2周波型GPS用イメージリジェクトミキサの研究