C-12-16 桁上げ選択形0.13μm-CMOS差分絶対値和回路
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2001-03-07
著者
-
榎本 忠儀
中央大学 理工学部
-
小田部 晃
中央大学大学院理工学研究科情報工学専攻
-
江井 友美
中央大学大学院理工学研究科情報工学
-
原田 知親
中央大学 大学院 理工学研究科 情報工学専攻
-
原田 知親
中央大学大学院理工学研究科情報工学
-
江井 友美
中央大学 理工学部 情報工学科
-
小田部 晃
中央大学 理工学部 情報工学科
-
榎本 忠儀
中央大学 大学院 理工学研究科 情報工学専攻
関連論文
- 動画像符号化プロセッサの歴史と将来展望(集積回路,エレクトロニクスソサイエティ和文論文誌500号記念論文)
- 動作マージンを拡大した低電力・低リーク90-nm CMOS SRAM(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- C-12-6 停止条件を適応的に設定する高速動きベクトル検出アルゴリズムと動きベクトル検出回路への適用(C-12.集積回路B(ディジタル),一般講演)
- ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高速低電力GaAsディレイフリップフロップの設計、試作、評価
- 5GHz, 1.93mWネガティブエッジ形GaAsディレイフリップフロップの試作とその性能
- A-6-4 動きに追随して探索領域サイズを適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(A-6.情報理論,一般セッション)
- 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(画像・映像処理,プロセッサ,DSP,画像処理技術及び一般)
- D-11-6 並列A^2BCS動きベクトル検出アルゴリズムの開発(D-11.画像工学,一般セッション)
- D-11-5 探索点を削減したA^2BCS動きベクトル検出アルゴリズムとこれを適用したDVFS制御動きベクトル検出プロセッサの開発(D-11.画像工学,一般セッション)
- DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- C-12-10 書き込みマージンを拡大した90-nm CMOS SRAMの開発(C-12.集積回路,一般セッション)
- D-11-76 A^2BCS動きベクトル検出アルゴリズムの高速化(D-11. 画像工学,一般セッション)
- D-11-75 A^2BCS動きベクトル検出アルゴリズムのH.264への搭載(D-11. 画像工学,一般セッション)
- C-12-1 動作マージンを拡大した低リーク90-nm CMOS SRAM(C-12.集積回路ACD,一般講演)
- DVFSに向けた高速動きベクトル検出アルゴリズムとこれを適用した低電力動きベクトル検出プロセッサの開発(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- DVFSに向けた高速動きベクトル検出アルゴリズムとこれを適用した低電力動きベクトル検出プロセッサの開発(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- サブ100nm時代の低リーク・低電力技術(パネルディスカッション)
- サブ100nm時代の低リーク・低電力技術(パネルディスカッション)
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前
- ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- C-12-5 90-nm CMOS動きベクトル検出回路の低電力化(C-12.集積回路B(ディジタル),一般講演)
- 低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力90-nm CMOS動きベクトル検出プロセッサの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力90-nm CMOS動きベクトル検出プロセッサの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力・高速90mm-CMOSクロックドライバ
- 300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
- 帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 超高速・低消費電力GaAsディレイフリップフロップ
- ED2000-123 / SDM2000-105 / ICD2000-59 携帯情報端末(IMT-2000等)用MPEG4-LSI技術
- MPEG2対応CMOS動きベクトル可変長符号化専用LSI
- MPEG2対応動きベクトル検出用CMOS差分絶対値和専用LSI
- マルチメディアにむけた動画像符号化プロセッサの開発の歴史と将来展望
- 中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 1ビット動きベクトル検出アルゴリズムと小型・低電力CMOS差分絶対値和アレイ
- 1ビット動きベクトル検出アルゴリズムと小型・低電力CMOS差分絶対値和アレイ
- 1ビット動きベクトル検出アルゴリズムと小型・低電力CMOS差分絶対値和アレイ
- C-12-44 画素データのMSBを用いた動きベクトル検出とCMOS差分絶対値和アレイの構成
- C-12-43 画素データの上位4ビットを用いた中断法動きベクトル検出とCMOS差分絶対値和アレイの構成法
- C-12-17 稼働率削減による低電力 CMOS 差分絶対値和回路の設計
- CMOS論理ゲートの貫通電流による消費電力とその低減技術
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
- C-12-55 待機時のデータ保持が可能な待機時低消費電力化技術
- C-12-20 貫通電流および充放電電流によるCMOS集積回路の消費電力
- C-12-19 平方根・除算回路とその低消費電力化
- CMOS論理ゲートの充放電電流および貫通電流による消費電力の定式化とその応用
- CMOS論理ゲートの充放電電流および貫通電流による消費電力の定式化とその応用
- CMOS論理回路の充放電電流および貫通電流による消費電力の解析
- CMOS論理回路の充放電電流および貫通電流による消費電力の解析
- CMOS論理回路の充放電電流および貫通電流による消費電力の解析
- 低電力、高速、小形、0.13-μm CMOS平方根回路
- 低電力、高速、小形、0.13-μmCMOS平方根回路
- 低電力、高速、小形、0.13-μm CMOS平方根回路
- 高速・低電力LSIに向けた動的制御可能な電圧レベル変換器(DCLC)技術とその応用
- 高速・低電力LSIに向けた動的制御可能な電圧レベル変換器(DCLC)技術とその応用
- C-12-37 動的制御可能なDC/DC変換回路と0.13μm-CMOS SRAMへの応用
- C-12-15 待機時消費電力を削減した0.13μm-CMOS平方根・除算回路
- C-10-10 DC/DC変換回路を適用した0.25μm-HEMT低電力8:1MUX・1:8DEMUX
- C-12-22 SVL を適用した CMOS 加算回路の設計・試作・評価
- C-12-21 SVL を適用した CMOS 乗算回路の設計・試作・評価
- ソース電位制御発振器(S-VCO)を用いたCMOS PLLクロックパルス発生器(アナログ・デジアナ・センサ, 通信用LSI)
- ソース電位制御発振器(S-VCO)を用いたCMOS PLLクロックパルス発生器
- C-12-27 発振周波数幅を広げた段数・ソース電圧可変型VCO
- バックゲートバイアス制御発振器(BG-VCO)を用いたCMOS PLLクロックパルス発生器
- 2ステップ改良中断法動画像動きベクトル検出アルゴリズムの探索領域最適化と低電力0.13-μm CMOS差分絶対値和回路
- 2ステップ改良中断法動画像動きベクトル検出アルゴリズムの探索領域最適化と低電力0.13-μmCMOS差分絶対値和回路
- C-12-16 桁上げ選択形0.13μm-CMOS差分絶対値和回路
- ソース電位で制御するVCO(SVCO)とそれを用いたPLLの設計
- ソース電位で制御するVCO(SVCO)とそれを用いたPLLの設計
- ソース電位で制御するVCO(SVCO)とそれを用いたPLLの設計
- ED2000-118 / SDM2000-100 / ICD2000-54 2ステップ高速中断法動きベクトル検出アルゴリズムの開発と低消費電力CMOS動きベクトル検出回路の設計
- ED2000-118 / SDM2000-100 / ICD2000-54 2ステップ高速中断法動きベクトル検出アルゴリズムの開発と低消費電力CMOS動きベクトル検出回路の設計
- ED2000-118 / SDM2000-100 / ICD2000-54 2ステップ高速中断法動きベクトル検出アルゴリズムの開発と低消費電力CMOS動きベクトル検出回路の設計
- C-12-17 カウンタ形0.13μm-CMOS差分絶対値和回路
- D-11-29 動きの遅い動画像に対するマルチステップ中断法とその探索領域の最適化
- D-11-28 動きの速い動画像に対するマルチステップ中断法とその探索領域の最適化
- 階層探索を併用した4ビット2ステップ中断法とCMOS差分絶対値和回路
- 階層探索を併用した4ビット2ステップ中断法とCMOS差分絶対値和回路
- シーンチェンジ対応の中断法動きベクトル検出アルゴリズム
- C-12-22 差分絶対値の累算にアップカウンタを用いた1bit CMOS動きベクトル検出アレイ
- AS-2-4 低消費電力・低リーク電流90-nm CMOS平方根回路の開発(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- MPEG-4動き補償用0.13-μmCMOS差分絶対値和回路の低電力化
- MPEG-4動き補償用0.13-μm CMOS差分絶対値和回路の低電力化
- C-12-22 バックゲートバイアス制御CMOSリングオシレータ