予測法に基づく高精度イベントドリブン回路シミュレーション方式
スポンサーリンク
概要
- 論文の詳細を見る
我々は、MOS回路を対象とした新しい回路シミュレ-ション方式を開発した、本方式は、インプリシットな計算法を予測電位式の計算に用い、予測電位の変化を伝える信号をイベントとして取り扱うイベントドリブン式回路シミュレ-ションである。さらに、解析に必要な部分回路のみを自動的に抽出したシミュレ-ションを行う有効ブロック選択機能と組み合せることにより、精度の低下を招くことなく処理時間の短縮を可能にする。いくつかの実用回路に対して適用した結果、従来の汎用回路シミュレ-ション方式と比較して、同等もしくはより良い精度で、約3〜5倍、有効ブロック選択機能を使用することにより10〜20倍の速度性能が得られた。
- 社団法人電子情報通信学会の論文
- 1994-10-28
著者
-
鹿毛 哲郎
(株) 富士通研究所
-
北浦 智靖
株式会社富士通研究所
-
藤澤 久典
(株)富士通研究所
-
藤沢 久典
富士通研
-
川藤 富美代
(株) 富士通研究所
-
藤澤 久典
富士通研究所
-
川藤 富美代
富士通研究所
-
北浦 智靖
富士通研究所
-
鹿毛 哲郎
富士通研究所
-
北浦 智康
(株) 富士通研究所
関連論文
- 点・ブロック緩和法による並列回路シミュレーション
- パワーゲーティング技術を搭載したシステムLSIの電源ノイズ抑制 (回路とシステム)
- 動画像処理向けDRAM混載DSP「MSPM」の開発
- 動画像処理向けDRAM混載DSP「MSPM」の開発
- 動画像処理向けDRAM混載DSP「MSPM」の開発
- 動画像処理向けDRAM混載DSP「MSPM」の開発
- 動画像処理向けDRAM混載DSP「MSPM」
- パワーゲーティング技術を搭載したシステムLSIの電源ノイズ抑制
- 1チップMPEG2ビデオエンコーダLSIの開発とシステム展開
- 1チップMPEG2ビデオエンコーダLSIの開発とシステム展開
- 1チップMPEG2ビデオエンコーダLSIの開発とシステム展開
- 遅延計算におけるインダクタンスを考慮すべき配線の統計的選別手法
- TA-2-4 インダクタンスに起因する配線遅延変動の統計的予測手法
- イベントドリブン法による分散回路シミュレーション方式
- 回路圧縮によるシミュレーションの高速化手法
- 高精度イベントドリブン回路シミュレーションの回路分割
- 予測法に基づく高精度イベントドリブン回路シミュレーション方式
- 予測法に基づく高精度イベントドリブン回路シミュレーション方式
- A-60 短チャネルMOSFETのトランジスタ縮約法(A-3. VLSI設計技術,一般講演)
- A-59 高精度イベントドリブンMOS回路シミュレーション方式(A-3. VLSI設計技術,一般講演)
- C-12-17 Power Gating技術を搭載したシステムLSIの電源ノイズ抑制手法(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- 2分決定グラフのための変数順決定アルゴリズムとその評価
- 時相論理による仕様記述支援システム
- グラフに基づく論理照合アルゴリズムの評価と改良
- SPICEの成功要因とポストSPICEシミュレータ
- 短チャネルMOSFETのトランジスタ縮約法
- 高精度イベントドリブンMOS回路シミュレーション方式
- 低消費電力LSIのための電源電圧制御技術(招待講演)
- 低消費電力LSIのための電源電圧制御技術