回路圧縮によるシミュレーションの高速化手法
スポンサーリンク
概要
- 論文の詳細を見る
LSI回路設計の分野において、シミュレーションによる回路の動作の検証は、機能レベルから回路レベルの各レベルにおいて不可欠な技術となっている。しかしながら、近年の回路の大規模化、開発期間の短縮等により、より高速なシミュレーションが求められるようになってきた。シミュレーションを高速化する技術の一つに、トランジスタリダクション法がある。これは、回路シミュレーションの分野で使用されているものであるが、並列もしくは直列に接続しているトランジスタをひとつのトランジスタに近似置換する技術である。しかしながら、この技術はチャネル接続したトランジスタのグループ内のリダクションに限られる上、置換前の回路のトポロジーやトランジスタ特性によっては十分な精度が得られなかった。本技術は、回路内の等価動作を行なう部分を比較検出し、それらをまとめてシミュレーションすることにより高速化を行なう技術である。等価動作を行なう部分のみをまとめる為、回路レベルにおける精度の劣化がなく、またトランジスタグループを越えて圧縮をかける為、より広範囲で効率的な回路圧縮が可能である。
- 社団法人電子情報通信学会の論文
- 1996-09-18
著者
関連論文
- パワーゲーティング技術を搭載したシステムLSIの電源ノイズ抑制 (回路とシステム)
- パワーゲーティング技術を搭載したシステムLSIの電源ノイズ抑制
- イベントドリブン法による分散回路シミュレーション方式
- 回路圧縮によるシミュレーションの高速化手法
- 高精度イベントドリブン回路シミュレーションの回路分割
- 予測法に基づく高精度イベントドリブン回路シミュレーション方式
- 予測法に基づく高精度イベントドリブン回路シミュレーション方式
- A-60 短チャネルMOSFETのトランジスタ縮約法(A-3. VLSI設計技術,一般講演)
- A-59 高精度イベントドリブンMOS回路シミュレーション方式(A-3. VLSI設計技術,一般講演)
- C-12-17 Power Gating技術を搭載したシステムLSIの電源ノイズ抑制手法(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- 2分決定グラフのための変数順決定アルゴリズムとその評価
- 時相論理による仕様記述支援システム
- グラフに基づく論理照合アルゴリズムの評価と改良
- 短チャネルMOSFETのトランジスタ縮約法
- 高精度イベントドリブンMOS回路シミュレーション方式
- 低消費電力LSIのための電源電圧制御技術(招待講演)
- 低消費電力LSIのための電源電圧制御技術