シミュレーション高速化のためのゲート/トランジスタ回路からの標準HDL-RTLモデルの自動生成
スポンサーリンク
概要
- 論文の詳細を見る
顧客サイトでのASIC論理シミュレーションの高速化のため、ゲート/Tr.レベルのモジュールから、Verilog HDL/VHDL記述のRTLモデルを生成するHILEXTの開発を行った。HILEXTは、ゲート/Tr.回路をRTL論理に変換するRTL論理抽出に加え、信号共有論理のグループ化と順序論理のタイミング最適化により、シミュレーション高速化のためのRTLモテル最適化を行う。生成モデルの性能評価として、同一シミュレータ上のゲートTr.との性能比較とゲート/Tr.専用シミュレータ上のゲート/Tr.との性能比較を実施し、ASIC7モジュール平均で、前者は14倍、後者は5倍以上の高速化効果を確認した。
- 1995-12-14
著者
-
新舎 隆夫
(株)日立製作所
-
小畑 誠
(株)日立製作所半導体事業部
-
本村 哲朗
(株)日立製作所中央研究所
-
小島 智
(株)日立製作所半導体事業部
-
本村 哲朗
(株)日立製作所システム開発研究所
-
新舎 隆夫
日立
-
新舎 隆夫
(株)日立製作所汎用コンピュータ事業部
関連論文
- 高集積LSIに対するテスト生成高速化の一手法
- シミュレーション高速化のためのゲート/トランジスタ回路からの標準HDL-RTLモデルの自動生成
- スキャン回路用テストパターン生成方式
- トリーマッピングアルゴリズムPOLARISの拡張
- スキャン論理生成方式
- 組合せ論理生成における最適なファンイン振分け方式
- シミュレーション高速化のためのゲート/トランジスタ回路からの標準HDL-RTLモデルの自動生成
- 回路簡約手法を用いた冗長故障判定アルゴリズムREDUCT
- N^2個の論理値を扱うテストパターン生成アルゴリズム
- N^2個の論理値を扱うテストパターン生成アルゴリズム
- ゲート論理図生成における見やすさの基準と実現方法
- 論理再利用方式(1) : 概要
- 論理再利用方式(2) : 処理方式
- VLSIアーキテクチャ評価用シミュレータの一方式
- AI32メモリ管理ユニットの高速化方式の提案
- ゲート論理構造比較・編集アルゴリズムとインクリメンタル論理生成への適用
- トランザクション処理プログラムへの1構造的アプローチ
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発(プロセッサ・ハードウェア,組込み技術とネットワークに関するワークショップETNET2013)
- リアルタイム組込みシステム向けのリソースパーティショニング用ハードウェア支援技術の開発(プロセッサーハードウェア,組込み技術とネットワークに関するワークショップETNET2013)