Characterization of Lattice Mismatched III-V Heterojunction Interface by C-V and DLTS Measurement
スポンサーリンク
概要
著者
関連論文
- コプレーナ導波路の新しい有限要素解析法の提案とLiNbO_3光変調器への応用
- ナノスケールMOSFETの電流駆動力に関するキャリア散乱の影響(プロセス・デバイス・回路シミュレーション及び一般)
- 8a-H-13 Te/Si(001)吸着構造のLEEDによる解析II
- 31a-T-11 Te/Si(001)吸着構造のLEEDによる解析
- 非平衡グリーン関数に基づくナノスケールデバイスの量子輸送モデリング(プロセス・デバイス・回路シミュレーション及び一般)
- Si(111)表面上におけるBaとNH_3の反応に関する研究
- Fe/Si(111)の低速電子線回折(LEED)パターンの観察と強度-エネルギー(I-V)曲線の評価
- 引張りひずみ量子井戸レーザにおけるTE-TMモードスイッチング
- 非平衡グリーン関数に基づくナノスケールデバイスの量子輸送モデリング(プロセス・デバイス・回路シミュレーション及び一般)
- ナノスケールMOSFETのバリスティック輸送特性(プロセス・デバイス・回路シミュレーション及び一般)