スマートフォンのキーテクノロジー 3次元LSI開発とノイズ低減
スポンサーリンク
概要
著者
関連論文
-
三次元LSI積層集積技術に求められる微細構造に対応した局所電気特性評価技術 (先端電子デバイスパッケージと高密度実装における評価・解析技術論文特集)
-
無電解めっき法による無加圧フリップチップ接続技術(高密度実装プロセス要素技術,先端電子デバイスパッケージと高密度実装プロセス技術の最新動向論文)
-
無電解めっき法による超微細電極接続法(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
-
C-3-44 VGPASモジュールの上部構造における光結合特性評価(アクティブモジュール,C-3.光エレクトロニクス,一般講演)
-
C-3-41 細径高Δ光ファイバの小曲を用いた90゜光路変換多心光コネクタ(光コネクタ,C-3.光エレクトロニクス,一般講演)
-
高密度CWDM用モノリシック多波長VCSELの試作(光・電子デバイス実装,デバイス技術,及び一般)
-
基板間/チップ間高速光信号伝送のための光結合効率およびDMDの基礎評価(光・電子デバイス実装,デバイス技術,及び一般)
-
C-3-44 数値解析による矩形型導波路のDMD評価(光伝搬・導波路解析(II),C-3.光エレクトロニクス,一般講演)
-
三次元LSI積層集積技術に求められる微細構造に対応した局所電気特性評価技術(先端電子デバイスパッケージと高密度実装における評価・解析技術論文)
-
省エネ組込みヘテロジニアス・マルチチップ積層COOL Systemの開発
-
基板間/チップ間高速光信号伝送のための光結合効率およびDMDの基礎評価(光・電子デバイス実装,デバイス技術,及び一般)
-
基板間/チップ間高速光信号伝送のための光結合効率およびDMDの基礎評価(光・電子デバイス実装,デバイス技術,及び一般)
-
基板間/チップ間高速光信号伝送のための光結合効率およびDMDの基礎評価(光・電子デバイス実装,デバイス技術,及び一般)
-
光インタコネクトのための光素子のセルフアライメント技術と光サブアセンブリ(半導体レーザ関連技術,及び一般)
-
超伝導集積回路チップ用多チャンネル高速テスト冶具
-
ポリイミド薄膜の10GHz帯誘電特性の測定(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
-
ポリイミド薄膜の10GHz帯誘電特性の測定(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
-
無電解めっき法による超微細電極接続法(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
-
高密度CWDM用モノリシック多波長VCSELの試作(光・電子デバイス実装,デバイス技術,及び一般)
-
高密度CWDM用モノリシック多波長VCSELの試作(光・電子デバイス実装,デバイス技術,及び一般)
-
高密度CWDM用モノリシック多波長VCSELの試作(光・電子デバイス実装,デバイス技術,及び一般)
-
ガスデポジション法による円錐バンプの作製--MEMSデバイスの低温・低荷重ストレスフリー実装を目指して
-
ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
-
ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
-
3次元積層LSI開発のためのスケーラブルなプロトタイピング・システム(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
-
スマートフォンのキーテクノロジー 3次元LSI開発とノイズ低減
-
C-12-31 CPWを用いた微細Auバンプの高速信号伝送特性評価(C-12.集積回路,一般セッション)
-
省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステムCOOL ChipのLSI試作(電力/電源解析,システムオンシリコンを支える設計技術)
-
3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステム COOL Chip のLSI試作
-
3次元積層LSIシステムに向けた超並列通信バス方式によるチップ間インターコネクト技術
もっと見る
閉じる
スポンサーリンク