ビア工法を用いた伝送線路の高周波特性 (特集 実装設計と検査技術)
スポンサーリンク
概要
著者
関連論文
- 半導体パッケージにおけるリードフレーム材料の検討
- システム LSI 化で実装技術は今後どうなる(「高密度実装技術・今後どうなるシリーズ」第 10 回)
- ビア工法を用いた伝送線路の高周波特性 (特集 実装設計と検査技術)
- パッケージ配線におけるグランド効果の検討(2)
- 3次元配線パターンに用いるVIAの伝送特性(2)
- パッケージ配線におけるグランド効果の検討
- 光・電気配線セラミック基板におけるクラッド層の形成
- GC多層配線板の電気特性
- 高速・高周波実装基板のアイソレーション特性
- 3次元配線パターンに用いるVIAの伝送特性
- 高速・高周波デバイス用セラミックフラットパッケージ
- 半導体パッケージの高速・高周波化
- 低コスト高信頼性パッケージ
- メタルフレームパッケージのフレーム折り曲げ加工