コントロ-ラ付き16MキャッシュDRAM (特集"半導体")
スポンサーリンク
概要
著者
関連論文
- 3Dグラフィックスに適したRead/Write同時動作が可能な0.18um混載DRAMマクロ
- コントローラ内蔵CDRAMの開発[2] : アクティブプルアップ制御方式
- コントローラ内蔵CDRAMの開発[1] : リフレッシュ制御方式
- CPU直結型コントローラ内蔵 16M CDRAM
- 180MHz動作マルチプルレジスタ16MbシンクロナスDRAM
- C-12-76 同期設計手法を用いたメモリに適した内部クロック発生回路
- バンド幅42.4G-Byte/secと実効描画レート20M-Triangle/secを達成した3D-フレームバッファ
- 16MビットDRAM内蔵32ビットマイクロプロセッサ
- コントロ-ラ付き16MキャッシュDRAM (特集"半導体")
- 画像用キャッシュDRAM
- Slightly Boostingを用いた5.3GB/sロジック混載用SDRAMコアの開発
- Slightly Boostingを用いた5.3GB/sロジック混載用SDRAMコアの開発
- Slightly Boostingを用いた5.3GB/sロジック混載用SDRAMコアの開発
- 0.18μm eDRAMコアの開発による0.18μm DRAM混載システムLSIコア技術の確立 (特集 LSI)
- DRAM混載システムLSIの現状と今後の動向
- 高速・低消費電力システムLSIのメモリ回路技術
- 0.15〜0.13μmDRAM混載ロジック技術 (特集 IT社会に貢献する半導体)