3次元FPGAアレイ"Vocalise"の通信方式(FPGA応用,FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
400万システムゲート規模のFPGAを搭載し3次元方向に外部入出力端子を有す10cm角のカードを作成し,その基本動作は確認済みである.このカードを3次元アレイ状に接続したHigh Performance Computing(HPC)システムVirtual Object by Configurable Array of Little Scalable Engine(Vocalise)を構築している.本報告では,このHPCシステムの通信,制御,コンフィギュレーション手法について述べる.また,システム内部のカード間通信手法を提案・実装し,その有用性を示す.
- 一般社団法人電子情報通信学会の論文
- 2014-01-21
著者
-
黎 江
東京農工大学 大学院 工学府
-
集 祐介
東京農工大学 工学部
-
久保 泰正
東京農工大学大学院工学府
-
関根 優年
東京農工大
-
小笠原 麦
東京農工大学大学府工学府
-
反町 彰宏
東京農工大学大学院工学府
関連論文
- FPGAを用いた動画像転送コア(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
- FPGAを用いた動画像符号化システム(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
- hw/sw複合によるカラーステレオマッチングを用いた対象物追跡アプリケーション(画像認識,コンピュータビジョン)
- hw/sw複合体を利用した画像転送(ストリーム配信,FEC)
- インターネットブースター : ネットワーク配信可能なhw/sw複合体を用いたWEBアプリケーション(映像プロセッサ,システム開発論)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- ネットワーク経由での仮想回路の書き込みと動画像転送への適応(ネットワークソフトウエア(ソフトウエアアーキテクチャ,ミドルウエア),NWアプリケーション,SOA/SDP,NGN/IMS/API,分散制御・ダイナミックルーチング,グリッド,NW及びシステム信頼性,NW及びシステム評価,一般)
- 328 CIP 法の基底関数
- 452 CIP 法によるシュレディンガー、ディラック方程式の数値解法
- hw/sw複合体を用いた木構造型SOMハードウェア
- ネットワーク配信可能なhw/sw複合体,動画像コーデック(ネットワーク,FPGA応用及び一般)
- ネットワーク配信可能なhw/sw複合体,動画像コーデック(ネットワーク,FPGA応用及び一般)
- ネットワーク配信可能なhw/sw複合体,動画像コーデック(ネットワーク,FPGA応用及び一般)
- FPGAアレイに実装するポアソン方程式とCIP法演算回路の性能評価
- パルス論理による閉ループ回路を用いた状態機械の設計(ニューロコンピューティングの実装とシステム化,ニューロコンピューティングの実装とシステム化,一般)
- Hardware Objectモデルに基づくネットワーク環境下におけるhw/sw複合体システムの設計例(ネットワーク環境でのディペンダビリティ,及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いた再構成可能なHPCシステムの評価及び高位言語による回路生成(デザインガイア2010 : VLSI設計の新しい大地)
- D-2-4 粗い勝者決定を用いた自己組織化学習機械(D-2. ニューロコンピューティング,一般セッション)
- hw/sw複合体を用いた音声認識回路(音響信号及び音声処理、エンハンスメント/一般)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- サーボ制御系のための多階層制御回路のhwObject化
- HwObjectを用いた実時間画像処理システム : ソフトウェアからハードウェアをオブジェクトとして扱う,HwObjectモデルを用いたロボット向け実時間画像処理システム(実時間処理,組込システム及び一般)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- パルス密度変調によるディジタル音声合成回路 : 発声器官をハード化した音声合成アプリ(認識・理解・対話・一般)
- 聴覚前処理部の回路化
- 聴覚前処理部の回路化
- 聴覚モデルを適用した音声認識前処理回路の実現 : 聴覚機能をハードウェア化した音声認識アプリケーション(グラフ,ペトリ,ニューラルネット及び一般)
- 聴覚モデルを適用した音声認識前処理回路の実現 : 聴覚機能をハードウェア化した音声認識アプリケーション(グラフ,ペトリ,ニューラルネット及び一般)
- 聴覚モデルを適用した音声認識前処理回路の実現 : 聴覚機能をハードウェア化した音声認識アプリケーション
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- Sw・Hw混載システムを用いたパルスニューラルネットワークのハードウェア化
- ネットワークに対応したhw/sw複合体を実現するRemote-hwObjectSystem(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 部分選択的に画像解析を行うHaar-Wavelet変換チップ
- 部分選択的に画像解析を行うHaar-Wavelet変換チップ
- 部分選択的に画像解析を行うHaar-Wavelet変換チップ
- パルス密度で口腔部音声波形をモデル化した音声合成回路(音響・超音波サブソサイエティ合同研究会)
- 調音モデルによるパルス密度を用いた音声合成回路
- ウエーブレット変換を用いた音素マッチング処理
- ウェーブレット変換を用いた音素マッチング処理
- ウェーブレット変換を用いた音素マッチング処理
- 多重照合による顔領域の特定
- パルス密度を用いた音声合成回路(音響信号及び音声処理、エンハンスメント/一般)
- ウェーブレット変換を用いたリアルタイム追跡回路
- ウェーブレット変換の多重解像度表現を利用した画像認識システム(映像メディアおよび一般インターネット,デジタル放送,マルチメディア,三次元画像,視覚と画質評価,ITS等)
- ウェーブレット変換の多重解像度表現を利用した画像認識システム
- ウェーブレット変換の多重解像度表現を利用した画像認識システム
- SOMクラスタ中心を用いた画像の低次元表現方法(一般セッション(2),ユビキタス情報社会と複合現実感のためのパターン認識・メディア理解)
- hw/sw複合体におけるRemote hwObjectのハードウェア構成について
- HwObjectを用いた実時間画像処理システム : ソフトウェアからハードウェアをオブジェクトとして扱う,HwObjectモデルを用いたロボット向け実時間画像処理システム(実時間処理,組込システム及び一般)
- 動的再構成可能なHw/Sw混載システムのFPGAによるPCIインターフェース : 技術研究報告形式
- 動的再構成可能なHw/Sw混載システムのFPGAによるPCIインターフェース : 技術研究報告形式
- 動的再構成可能なHw/Sw混載システムのFPGAによるPCIインターフェース : 技術研究報告形式
- ネットワークに対応したhw/sw複合体を実現する Remote-hwObjectSystem
- 再構成可能な演算回路を含むhwObjectによるテンプレートマッチング回路(リコンフィギャラブルシステム応用II,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- Reconfigurable-processor coreの実装実験とその評価
- Reconfigurable-processor coreの実装実験とその評価
- Reconfigurable-processor coreの実装実験とその評価(FPGAとその応用及び一般)
- AND素子の負入力でパルス半否定演算を実現したパルス論理(コンピュー構成要素)
- 高周波成分推定用階層型事前定義コードブックに基づく画像拡大(システムオンシリコン,RFID技術,一般)
- 動的に再構成可能なパルス論理回路の設計(一般及び雑音を有効利用する神経系やそのモデル)
- 動的に再構成可能なパルス論理回路の設計(一般及び雑音を有効利用する神経系やそのモデル)
- 一次元FPGAアレイから二次元アレイに拡張したCIP回路(ディペンダブル・回路・検証,VLSI設計とテスト及び一般)
- 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価(GPUとHPC,FPGA応用及び一般)
- 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価(GPUとHPC,FPGA応用及び一般)
- 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価(GPUとHPC,FPGA応用及び一般)
- 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価
- 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価
- 3次元FPGAアレイHPCシステムへの数値演算回路の実装評価
- 3次元FPGAアレイHPCシステムVocaliseの性能評価(設計事例,デザインガイア2012-VLSI設計の新しい大地-)
- 3次元FPGAアレイHPCシステムVocaliseの性能評価(設計事例,デザインガイア2012-VLSI設計の新しい大地-)
- 3次元FPGAアレイVocaliseの回路構成方法(FPGA応用,リコンフィギャラブルシステム,一般)
- 3次元FPGAアレイ"Vocalise"により画像特徴を多重解像度で学習する認識システム(FPGA応用,FPGA応用及び一般)
- 3次元FPGAアレイ"Vocalise"の通信方式(FPGA応用,FPGA応用及び一般)
- 3次元FPGAアレイ"Vocalise"により画像特徴を多重解像度で学習する認識システム(FPGA応用,FPGA応用及び一般)
- 3次元FPGAアレイ"Vocalise"の通信方式(FPGA応用,FPGA応用及び一般)
- 3次元FPGAアレイ"Vocalise"の通信方式(FPGA応用,FPGA応用及び一般)