hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
Coarse to Fine理論を用いて,顔検出システムを作成した.Coarse to Fineとは低解像度画像(coarse画像)を用いて大域的な処理を行い,その結果を反映させた高解像度画像(fine画像)を用いて,局所的な処理を行うというものである.カメラから得たVGAサイズ画像を,Wavelet変換により40^*30(圧縮レベル4)まで圧縮し,coarse画像を作成する.このcoarse画像と同レベル解像度の顔テンプレートを使用して,画像全域に対してマッチングを行い,顔領域をサーチする.マッチング結果座標の分布を調べ,候補点の集中する領域に顔が存在すると仮定し,その付近の領域を高解像度化する.この高解像度化された領域内から,目と口のテンプレートを使用し,それぞれを探索する.目や口の有無,その位置関係から,仮定した領域が顔領域であるかの判断を行い,顔を検出する.複数の人間がいる環境下でも,coarse画像で複数箇所に顔が存在すると仮定し,一連の操作を複数回行うことで検出が行えるようにした.
- 2007-01-10
著者
-
須藤 一郎
東京農工大学工学府
-
湯野 智己
東京農工大学工学府
-
関根 優年
東京農工大学大学院共生科学技術研究部
-
横川 昌俊
東京農工大学 工学府
-
関根 優年
東京農工大学大学院工学研究院先端電気電子部門
-
関根 優年
東京農工大学 大学院 工学府
-
関根 優年
東京農工大
関連論文
- FPGAを用いた動画像転送コア(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
- FPGAを用いた動画像符号化システム(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
- hw/sw複合によるカラーステレオマッチングを用いた対象物追跡アプリケーション(画像認識,コンピュータビジョン)
- hw/sw複合体を利用した画像転送(ストリーム配信,FEC)
- インターネットブースター : ネットワーク配信可能なhw/sw複合体を用いたWEBアプリケーション(映像プロセッサ,システム開発論)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- ネットワーク経由での仮想回路の書き込みと動画像転送への適応(ネットワークソフトウエア(ソフトウエアアーキテクチャ,ミドルウエア),NWアプリケーション,SOA/SDP,NGN/IMS/API,分散制御・ダイナミックルーチング,グリッド,NW及びシステム信頼性,NW及びシステム評価,一般)
- 328 CIP 法の基底関数
- 452 CIP 法によるシュレディンガー、ディラック方程式の数値解法
- hw/sw複合体を用いた木構造型SOMハードウェア
- ネットワーク配信可能なhw/sw複合体,動画像コーデック(ネットワーク,FPGA応用及び一般)
- ネットワーク配信可能なhw/sw複合体,動画像コーデック(ネットワーク,FPGA応用及び一般)
- ネットワーク配信可能なhw/sw複合体,動画像コーデック(ネットワーク,FPGA応用及び一般)
- FPGAアレイに実装するポアソン方程式とCIP法演算回路の性能評価
- パルス論理による閉ループ回路を用いた状態機械の設計(ニューロコンピューティングの実装とシステム化,ニューロコンピューティングの実装とシステム化,一般)
- Hardware Objectモデルに基づくネットワーク環境下におけるhw/sw複合体システムの設計例(ネットワーク環境でのディペンダビリティ,及び一般)
- 適応型木構造SOMの提案と画像分類への応用(機械学習,一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- FPGAアレイを用いたスケーラブルなReconfigurable HPC(高速化技術)
- 19pPSA-31 ノイズの影響下における興奮系素子の同期と信号伝播
- FPGAアレイを用いた再構成可能なHPCシステムの評価及び高位言語による回路生成(デザインガイア2010 : VLSI設計の新しい大地)
- D-2-4 粗い勝者決定を用いた自己組織化学習機械(D-2. ニューロコンピューティング,一般セッション)
- hw/sw複合体を用いた音声認識回路(音響信号及び音声処理、エンハンスメント/一般)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- 多階層制御回路を用いた高速制御システム(高速化技術)
- サーボ制御系のための多階層制御回路のhwObject化
- HwObjectを用いた実時間画像処理システム : ソフトウェアからハードウェアをオブジェクトとして扱う,HwObjectモデルを用いたロボット向け実時間画像処理システム(実時間処理,組込システム及び一般)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- 連続マッチング回路を用いた子音認識方法(一般セッション,クロスモーダル)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- hw/sw複合体を用いた顔検出(FPGAとその応用及び一般)
- 聴覚前処理部の回路化(FPGAとその応用及び一般)
- パルス密度変調によるディジタル音声合成回路 : 発声器官をハード化した音声合成アプリ(認識・理解・対話・一般)
- 聴覚前処理部の回路化
- 聴覚前処理部の回路化
- 聴覚モデルを適用した音声認識前処理回路の実現 : 聴覚機能をハードウェア化した音声認識アプリケーション(グラフ,ペトリ,ニューラルネット及び一般)
- 聴覚モデルを適用した音声認識前処理回路の実現 : 聴覚機能をハードウェア化した音声認識アプリケーション(グラフ,ペトリ,ニューラルネット及び一般)
- 聴覚モデルを適用した音声認識前処理回路の実現 : 聴覚機能をハードウェア化した音声認識アプリケーション
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- hw/sw複合体を用いたCoarse to Fineテンプレートマッチングシステム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- Sw・Hw混載システムを用いたパルスニューラルネットワークのハードウェア化
- ネットワークに対応したhw/sw複合体を実現するRemote-hwObjectSystem(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 部分選択的に画像解析を行うHaar-Wavelet変換チップ
- 部分選択的に画像解析を行うHaar-Wavelet変換チップ
- 部分選択的に画像解析を行うHaar-Wavelet変換チップ
- パルス密度で口腔部音声波形をモデル化した音声合成回路(音響・超音波サブソサイエティ合同研究会)
- 調音モデルによるパルス密度を用いた音声合成回路
- ウエーブレット変換を用いた音素マッチング処理
- ウェーブレット変換を用いた音素マッチング処理
- ウェーブレット変換を用いた音素マッチング処理
- 多重照合による顔領域の特定
- パルス密度を用いた音声合成回路(音響信号及び音声処理、エンハンスメント/一般)
- ウェーブレット変換を用いたリアルタイム追跡回路
- ウェーブレット変換の多重解像度表現を利用した画像認識システム(映像メディアおよび一般インターネット,デジタル放送,マルチメディア,三次元画像,視覚と画質評価,ITS等)
- ウェーブレット変換の多重解像度表現を利用した画像認識システム
- ウェーブレット変換の多重解像度表現を利用した画像認識システム
- 自己組織化マップ回路による動画像中からの顔認証に関する研究
- SOMクラスタ中心を用いた画像の低次元表現方法(一般セッション(2),ユビキタス情報社会と複合現実感のためのパターン認識・メディア理解)
- hw/sw複合体におけるRemote hwObjectのハードウェア構成について
- HwObjectを用いた実時間画像処理システム : ソフトウェアからハードウェアをオブジェクトとして扱う,HwObjectモデルを用いたロボット向け実時間画像処理システム(実時間処理,組込システム及び一般)
- 動的再構成可能なHw/Sw混載システムのFPGAによるPCIインターフェース : 技術研究報告形式
- 動的再構成可能なHw/Sw混載システムのFPGAによるPCIインターフェース : 技術研究報告形式
- 動的再構成可能なHw/Sw混載システムのFPGAによるPCIインターフェース : 技術研究報告形式
- 自己組織化マップのWavelet変換によるスケール画像の普遍性 : 多重解像度マップによる縮退マップの形成
- ネットワークに対応したhw/sw複合体を実現する Remote-hwObjectSystem
- SOMクラスタ中心を用いた画像の低次元表現方法
- 基底ベクトルを用いたSOMアルゴリズム(テーマセッション(1),パターン認識・メディア理解のための学習理論とその応用)
- 再構成可能な演算回路を含むhwObjectによるテンプレートマッチング回路(リコンフィギャラブルシステム応用II,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- Reconfigurable-processor coreの実装実験とその評価
- Reconfigurable-processor coreの実装実験とその評価
- Reconfigurable-processor coreの実装実験とその評価(FPGAとその応用及び一般)
- AND素子の負入力でパルス半否定演算を実現したパルス論理(コンピュー構成要素)
- 組み込みネットワークアプリのためのXilinx Spartan3 FPGAを用いたローコストTCP/IPハードウェア実現(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
- 高周波成分推定用階層型事前定義コードブックに基づく画像拡大(システムオンシリコン,RFID技術,一般)
- 動的に再構成可能なパルス論理回路の設計(一般及び雑音を有効利用する神経系やそのモデル)
- 動的に再構成可能なパルス論理回路の設計(一般及び雑音を有効利用する神経系やそのモデル)
- 連続マッチング回路を用いた子音の特徴抽出による音声認識方法(認識アルゴリズム,第12回音声言語シンポジウム:情報アクセス,音声・言語処理一般)
- 連続マッチング回路を用いた子音の特徴抽出による音声認識方法(認識アルゴリズム,第12回音声言語シンポジウム:情報アクセス,音声・言語処理一般)
- 階層化された特徴の自己組織化マップによる実現法
- 階層化された特徴の自己組織化マップによる実現法
- 木構造型SOMによる特徴学習機能を有する画像認識システム(一般セッション,PRMUのフロンティア・グランドチャレンジ)
- ネットワーク化されたhw/sw複合体と仮想回路動画像コーデック(システムオンシリコン,RFID技術,一般)
- 一次元FPGAアレイから二次元アレイに拡張したCIP回路(ディペンダブル・回路・検証,VLSI設計とテスト及び一般)
- 自己組織化ニューラルネットワークのための動的再構成プラットフォーム(ハードウェア,画像処理,ソフトコンピューティング,一般)