FPGAアレイを用いてTFlopsを目指したポアソン方程式演算回路の実装と評価(アプリケーション1,FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
近年,FPGAをHPC用途に使用する例が増加しつつある.我々は,大規模FPGAを搭載し,三次元方向にI/Oを装備した小型カードを大量に集積したものをFPGAアレイとして提案している.このFPGAアレイは,規模を任意に増減できるスケーラブルな設計であり,さらにホストPCから容易に制御を可能としたものである.本稿では,ポアソン方程式を浮動小数点数で差分法によって演算する回路をこのFPGAアレイに実装し,演算性能と消費電力について評価を行った.また,演算回路を多数並列に実装して大規模並列演算を行い,演算性能が1[TFlops]を達成するために必要なFPGAアレイの規模を示した.
- 社団法人電子情報通信学会の論文
- 2009-01-22
著者
-
佐藤 一輝
東京農工大学大学院工学府
-
関根 優年
東京農工大学大学院共生科学技術研究院
-
バルス バートルスレン
東京農工大学工学部
-
関根 優年
東京農工大学大学院共生科学技術研究部
-
関根 優年
東京農工大学工学府
-
関根 優年
東京農工大学大学院工学研究院先端電気電子部門
-
関根 優年
東京農工大学 大学院 工学府
-
関根 優年
東京農工大
関連論文
- FPGAアレイに実装するポアソン方程式とCIP法演算回路の性能評価 (回路とシステム)
- hw/sw複合体を用いた木構造型SOMハードウェア (回路とシステム)
- FPGAを用いた動画像転送コア(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
- FPGAを用いた動画像符号化システム(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
- インターネットブースター--ネットワーク配信可能なhw/sw複合体を用いたWEBアプリケーション (システム開発論文特集)
- hw/sw複合によるカラーステレオマッチングを用いた対象物追跡アプリケーション(画像認識,コンピュータビジョン)
- hw/sw複合体を利用した画像転送(ストリーム配信,FEC)
- ネットワーク配信可能なhw/sw複合体,動画像コーデック (リコンフィギャラブルシステム)
- ネットワーク配信可能なhw/sw複合体,動画像コーデック (VLSI設計技術)
- インターネットブースター : ネットワーク配信可能なhw/sw複合体を用いたWEBアプリケーション(映像プロセッサ,システム開発論)