オブジェクト要求ブローカのハードウェア化によりオブジェクトレベル通信を加速する「ORBエンジン」の提案(オペレーティング・システム/コンパイラ)
スポンサーリンク
概要
- 論文の詳細を見る
オブジェクト要求ブローカ(ORB:Object Request Broker)の一部をハードウェア化する「ORBエンジン」を提案する.ORBエンジンをFPGA上にプログラムしてORBソフトウェアと協調動作させ,ネットワークを介して接続されたリモートシステム上のオブジェクトへのメソッド呼び出し・オブジェクト転送を加速することが目標である.本論文では,予備的な性能評価のため,バイトオーダー変換をハードウェアで行うミニマムORBエンジンを実装した.
- 2008-01-15
著者
-
大川 猛
(独)産業技術総合研究所情報技術研究部門
-
平野 聡
(独)産業技術総合研究所情報技術研究部門
-
久保田 貴也
(独)産業技術総合研究所情報技術研究部門
-
大川 猛
東北大学大学院工学研究科
-
大川 猛
National Institute For Advanced Industrial Science And Technology (aist):information Technology Rese
-
Ohkawa Takeshi
Department Of Electronic Engineering Tohoku University
-
平野 聡
(独)産業技術総合研究所 エネルギー技術研究部門熱・流体システムグループ
-
大川 猛
National Institute For Advanced Industrial Science And Technology (aist) Information Technology Rese
-
大川 猛
(株)トプスシステムズ
-
大川 猛
宇都宮大学大学院工学研究科情報システム科学専攻
関連論文
- CORBA/GIOPを用いたFPGA向けオブジェクト指向プログラミング・テスト環境(組込みシステムプラットフォーム)
- オブジェクト要求ブローカのハードウェア化によりオブジェクトレベル通信を加速する「ORBエンジン」の提案(オペレーティング・システム/コンパイラ)
- 極薄ゲート酸化膜の有機物汚染が与える影響
- CORBA/GIOPを用いたFPGA向けオブジェクト指向プログラミング・テスト環境(組込みシステムプラットフォーム)
- CORBA/GIOPを用いたFPGA向けオブジェクト指向プログラミング・テスト環境(組込みシステムプラットフォーム)
- 省エネ組込みヘテロジニアス・マルチチップ積層COOL Systemの開発
- オブジェクト要求ブローカのハードウェア化によりオブジェクトレベル通信を加速する「ORBエンジン」の提案(オペレーティング・システム/コンパイラ)
- PELOC : 動的再構成FPGA用自動配置配線ツール : フレキシブルプロセッサへの応用(設計手法とシステムソフトウェア)
- 潜熱利用型蓄熱材の研究開発動向
- フレキシブルプロセッサ : パーソナルユースHWエミュレータ向け動的再構成可能ロジックアレイ(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- フレキシブルプロセッサ : パーソナルユースHWエミュレータ向け動的再構成可能ロジックアレイ(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 有機物汚染がシリコン素子に与える影響
- ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
- ヘテロジニアス・マルチコア/マルチチップによる低消費電力画像処理のための機能分散処理ソフトウェア
- The Effect of Organic Contaminations Molecular Weights in the Cleanroom Air on MOS Devices Degradation - a Controlled laminar Air Flow Experiment
- The Effect of Organic Compounds Contamination on the Electrical Characteristics of Ultra-Thin Gate Oxide Films
- FPGAを用いたAndroid OS性能評価システムの開発(ネットワークソフトウエア(ソフトウエアアーキテクチャ,ミドルウエア),NWアプリケーション,SOA/SDP,NGN/IMS/API,分散制御・ダイナミックルーチング,グリッド,NW及びシステム信頼性,NW及びシステム評価,一般)
- 3次元積層LSI開発のためのスケーラブルなプロトタイピング・システム(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- チェックポインティングとコード差分実行による時短シミュレーション法の提案
- 流量制限による相互結合網の実効性能改善の検討
- 流量制限による相互結合網の実効性能改善の検討
- 長時間シミュレーションにおける効率的デバッグ手法の提案
- Valgrindを用いたパスプロファイリングツールの開発
- 過冷却蓄熱の給湯,暖房への応用(住のものづくり)
- 分散オブジェクトORBエンジンの導入によるFPGA搭載システム連携の短期間開発事例(FPGAシステムとハードウェア開発,デザインガイア2012-VLSI設計の新しい大地-)
- 2パス限定投機方式におけるループ展開の効果(プロセッサアーキテクチャ,2012年並列/分散/協調処理に関する『鳥取』サマー・ワークショップ(SWoPP鳥取2012))
- スヌープキャッシュをベースにした投機的メモリアクセス機構の提案(プロセッサアーキテクチャ,デザインガイア2012-VLSI設計の新しい大地-)
- 分岐予測を応用したループ内パス予測方式の検討(プロセッサアーキテクチャ,2012年並列/分散/協調処理に関する『鳥取』サマー・ワークショップ(SWoPP鳥取2012))
- 履歴情報詳細化によるパス予測の高精度化の検討(プロセッサアーキテクチャ,デザインガイア2012-VLSI設計の新しい大地-)
- ループにおけるパス予測と分岐予測の関連性についての考察 (コンピュータシステム)
- Valgrindを利用した自動並列処理システムにおける実行時オーバヘッドの削減 (コンピュータシステム)
- 圧縮方式の動的切り替えによる通信帯域の有効活用の検討 (コンピュータシステム)
- 高位合成ツールJavaRockによる倒立振子制御処理の高速化 (リコンフィギャラブルシステム)
- MIPS命令パイプラインベースの簡易VLIWプロセッサ
- コード差分シミュレーション法におけるチェックポイント削減の検討 (コンピュータシステム)
- 高位合成ツールJavaRockによる倒立振子制御処理の高速化(高位合成と開発環境,リコンフィギャラブルシステム,一般)
- コード差分シミュレーション法におけるチェックポイント削減の検討(最適化,並列/分散/協調とディペンダブルコンピューティング及び一般)
- ループにおけるパス予測と分岐予測の関連性についての考察(マイクロアーキテクチャ,並列/分散/協調とディペンダブルコンピューティング及び一般)
- パスベース投機的マルチスレッド実行のためのコード最適化(マイクロアーキテクチャ,並列/分散/協調とディペンダブルコンピューティング及び一般)
- Valgrindを利用した自動並列処理システムにおける実行時オーバヘッドの削減(最適化,並列/分散/協調とディペンダブルコンピューティング及び一般)
- 圧縮方式の動的切り替えによる通信帯域の有効活用の検討(ネットワーク,並列/分散/協調とディペンダブルコンピューティング及び一般)