高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
高コード効率と低レイテンシの命令及び割込み処理を実現した、自動車制御・民生・産業機器向け32ビット組込みRISCコントローラCPUコアを開発した。本コアは,200MHz動作時に360MIPS,400MFLOPSの性能を達成した。高コード効率の実現のため、新規命令の追加とCコンパイラ改善により、コード効率が従来の約75%に改善した。また、低レイテンシの命令処理のために、パイプラインの段数を5段あるいは最小3段に抑えた2並列スーパスカラ方式などを採用することで、サイクル性能が従来の約1.8倍向上した。更に、レジスタバンクとスーパスカラ構造に最適化したレジスタ読み出しパスを利用することで、割込み例外処理とレジスタ退避処理の並列実行が可能となった。その結果、割込み応答時間が従来の37サイクルから6サイクルまで大幅に短縮できた。
- 社団法人電子情報通信学会の論文
- 2004-10-15
著者
-
竹内 誠二
株式会社ルネサステクノロジ
-
片岡 健
株式会社ルネサステクノロジ
-
志村 隆則
(株)日立製作所中央研究所
-
山田 弘道
日立製作所日立研究所
-
山田 弘道
株式会社日立製作所日立研究所
-
勝 康夫
株式会社日立製作所中央研究所
-
安部 雄一
株式会社日立製作所日立研究所
-
平柳 和也
株式会社ルネサステクノロジ
-
冨田 明彦
株式会社ルネサステクノロジ
-
萩原 今朝巳
株式会社ルネサステクノロジ
-
志村 隆則
株式会社日立製作所中央研究所
-
安部 雄一
(株) 日立製作所日立研究所
-
勝 康夫
(株)日立製作所中央研究所
-
志村 隆則
株式会社日立製作所
関連論文
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz 1.2W 1.4GFLOPSプロセッサ
- グラフィック浮動小数点演算を強化した200MHz1.2W1.4GFLOPSプロセッサ
- 無線通信携帯情報端末システムの開発
- 6)2画面携帯情報機器における通訳機アプリケーションの開発([情報ディスプレイ研究会画像情報記録研究会コンシューマエレクトロニクス研究会視聴覚技術研究会画像処理・コンピュータビジョン研究会映像表現研究会画像通信システム研究会画像応用研究会]合同)
- 2画面携帯情報機器における通訳機アプリケーションの開発 : 情報ディスプレイ/映像表現/画像情報記録/画像処理・コンピュータビジョン/コンシューマエレクトロニクス/画像通信システム/視聴覚技術/画像応用
- 2画面携帯情報機器における通訳機アプリケーションの開発
- クロック及び論理回路の最適化設計手法に関する一検討
- 3.3V BiCMOSによる2.8MトランジスタのRISCプロセッサ
- スーパスカラRISCプロセッサ内蔵浮動小数点演算ユニットの論理方式
- DSPを利用した圧力センサ用センサ補正LSIの開発
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 文書検索向き数値検索方式の提案
- 高速先頭照合方式によるストリングサーチ高速化の検討
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- ソフトエラーからのロールバック機構を有する低オーバーヘッド・高信頼マイコンアーキテクチャ
- センサネットワークを用いた出火位置検知に関する研究
- CMA アダプティブアレーを適用した高速 GMSK 伝送装置の都市内走行実験結果
- VirtuaI HILS--システム全体仮想化による、組込みソフト検証の高効率化 (ディペンダブルコンピューティング)
- 高速3次元CGアクセラレータ「GIGALIZE」の開発
- 汎用DSPを使用したJPEGコーデックの開発
- ハイブリッドアーキテクチャを用いた小型画像CODEC
- 自動車制御システムのモデルベース開発 : コントローラのモデル化技術(システムオンシリコンを支える設計技術)
- Virtual HILS : システム全体仮想化による、組込みソフト検証の高効率化(ソフトウェアテスト,組込み技術とネットワークに関するワークショップETNET2011)
- Virtual HILS : システム全体仮想化による、組込みソフト検証の高効率化(ソフトウェアテスト,組込み技術とネットワークに関するワークショップETNET2011)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術
- 故障注入技術を用いたディペンダブルSRAMを搭載するプロセッサの信頼性評価・検証(ハードウェア,ネットワーク,クラウド及び一般)
- B-5-133 ミリ波(IEEE802.15.3c)超高速無線信号のPHY同期処理方式の検討(B-5.無線通信システムB(無線アクセスネットワーク),一般セッション)
- BI-4-5 クラウド向けM2Mワイヤレスセンサネットワーク(BI-4.短距離無線とセンサネットワークへの応用・実用化,依頼シンポジウム,ソサイエティ企画)