ソフトエラーからのロールバック機構を有する低オーバーヘッド・高信頼マイコンアーキテクチャ
スポンサーリンク
概要
- 論文の詳細を見る
ソフトエラーの検出・訂正を低オーバーヘッドで実現するマイコンアーキテクチャを開発した.論理回路のフリップフロップに発生するソフトエラーの検出回路は自動生成する.ソフトエラー検出後,ロールバック制御部はCPUのリセットとレジスタファイルの復帰を行ない,CPUはエラー発生前の命令から再実行する.また,ロールバック制御部自身に発生したソフトエラーも訂正する.更に,ECC RAMにもこのロールバック制御を適用したことで,ECC訂正回路で発生するディレイオーバーヘッドを無くした.32ビットのRISCマイコンに本アーキテクチャを適用した結果,面積オーバーヘッド59%,周波数オーバーヘッド9%となり,EEMBCベンチマークでソフトエラー注入シミュレーションを行った結果,MTBFを30倍以上に高められる見通しを得た.
- 社団法人電子情報通信学会の論文
- 2007-10-12
著者
-
片岡 健
株式会社ルネサステクノロジ
-
山田 弘道
日立製作所日立研究所
-
山田 弘道
株式会社日立製作所日立研究所
-
広津 鉄平
(株)日立製作所日立研究所
-
酒田 輝昭
株式会社日立製作所日立研究所
-
広津 鉄平
株式会社日立製作所日立研究所
関連論文
- クロック及び論理回路の最適化設計手法に関する一検討
- 3.3V BiCMOSによる2.8MトランジスタのRISCプロセッサ
- スーパスカラRISCプロセッサ内蔵浮動小数点演算ユニットの論理方式
- DSPを利用した圧力センサ用センサ補正LSIの開発
- おもしろいように伝わる!科学英語表現19のツボ, Robert A. Day(著), 畠山雄二,大森充香(訳), 丸善, 2010-07, A5判, 定価(本体2,600円+税)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- ソフトエラーからのロールバック機構を有する低オーバーヘッド・高信頼マイコンアーキテクチャ
- 低電力クロック制御を有するCPUのFPGA化
- Dependability in Electronic Systems, Nobuyasu Kanekawa,Eishi H.Ibe,Takashi Suga,Yutaka Uematsu(著), Springer, 2010-12, A5変形判, 定価(99.95〓)