クロック及び論理回路の最適化設計手法に関する一検討
スポンサーリンク
概要
- 論文の詳細を見る
クロックスキュがマイクロプロセッサの性能に及ぼす影響が深刻な問題となっている。単体回路で比較するとプリチャージ回路はスタテッイック回路より高速だが、クロックスキュが大きい場合には優劣が逆転する場合がある。したがって、高速化のためには、クロック設計を考慮した論理回路の最適化が重要である。本論文では、プリチャージ回路とクロックスキュ及びこれらの周波数に対する影響について解析し、クロックと論理回路の最適化回路設計手法について考察する。
- 社団法人電子情報通信学会の論文
- 1995-03-27
著者
-
澤本 英雄
(株)日立製作所エンタープライズサーバ事業部
-
堀田 多加志
(株)日立製作所 日立研究所
-
堀田 多加志
日立製作所
-
掘田 多加志
日立製作所 日立研究所
-
村林 文夫
(株)日立製作所日立研究所
-
山内 辰巳
(株)日立製作所日立研究所
-
山田 弘道
(株)日立製作所日立研究所
-
山田 弘道
日立製作所日立研究所
-
村林 文夫
(株)日立製作所 日立研究所
-
山田 弘道
株式会社日立製作所日立研究所
-
澤本 英雄
(株)日立製作所
-
沢本 英雄
(株)日立製作所汎用コンピュータ事業部
関連論文
- 演算加速機構を持つオンチップメモリプロセッサの電力性能評価(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- オンチップメモリプロセッサでの演算加速機構の検討(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- ユビキタス情報社会を支えるディペンダブル組み込みコントローラシステム
- オンチップメモリプロセッサでの演算加速機構の検討(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 電力用自励式変換器向け三重化制御装置の開発とその評価
- 主メモリ一体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- 主メモリー体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- 主メモリー体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- 主メモリー体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- キャッシュ/バッファ内フラグ方式による命令先取り分配方式
- パネル討論 : システムオンシリコン時代に向けてどんなCADを作るべきか?
- パネル討論 : システムオンシリコン時代に向けてどんなCADを作るべきか?
- クロック及び論理回路の最適化設計手法に関する一検討
- 3.3V BiCMOSによる2.8MトランジスタのRISCプロセッサ
- スーパスカラRISCプロセッサ内蔵浮動小数点演算ユニットの論理方式
- DSPを利用した圧力センサ用センサ補正LSIの開発
- 電源・絶縁内蔵トランシーバLSIの開発
- RISCプロセッサ用, 高速, 大容量(14port, 160word×75bit)レジスタファイルの開発
- 低電力プロセッサアーキテクチャの現状と諸課題
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 5. RISC超並列スーパーコンピュータのデータバス技術 ( 高速プロセッシングデータ技術)
- [招待論文] 擬似ベクトル機構を有する並列コンピュータ向けRISCプロセッサ
- ソフトエラーからのロールバック機構を有する低オーバーヘッド・高信頼マイコンアーキテクチャ