RISCプロセッサ用, 高速, 大容量(14port, 160word×75bit)レジスタファイルの開発
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1998-03-06
著者
-
清水 照久
日立製作所デバイス開発センタ
-
山縣 良
日立製作所エンタープライズサーバ事業部
-
高橋 史一
日立製作所日立研究所
-
清水 照久
(株)日立製作所デバイス開発センタ
-
村林 文夫
(株)日立製作所日立研究所
-
村林 文夫
(株)日立製作所 日立研究所
-
山内 辰美
(株)日立製作所日立研究所
-
高橋 史一
(株)日立製作所日立研究所
-
口町 和治
(株)日立製作所汎用コンピュータ事業部
-
山縣 良
(株)日立製作所汎用コンピュータ事業部
関連論文
- ED2000-117 / SDM2000-99 / ICD2000-53 閾値切り替え技術を用いた450MHz64ビットRISCプロセッサ
- C-12-19 0.5-2.8GHz動作の電源ノイズ感度を低減したCMOSプロセッサ用PLL
- ニッケル水素電池搭載850W級直流バックアップ電源の開発
- ED2000-117 / SDM2000-99 / ICD2000-53 閾値切り替え技術を用いた450MHz64ビットRISCプロセッサ
- ED2000-117 / SDM2000-99 / ICD2000-53 閾値切り替え技術を用いた450MHz64ビットRISCプロセッサ
- キャッシュ/バッファ内フラグ方式による命令先取り分配方式
- クロック及び論理回路の最適化設計手法に関する一検討
- 3.3V BiCMOSによる2.8MトランジスタのRISCプロセッサ
- スーパスカラRISCプロセッサ内蔵浮動小数点演算ユニットの論理方式
- DSPを利用した圧力センサ用センサ補正LSIの開発
- 電源・絶縁内蔵トランシーバLSIの開発
- RISCプロセッサ用, 高速, 大容量(14port, 160word×75bit)レジスタファイルの開発
- [招待論文] 擬似ベクトル機構を有する並列コンピュータ向けRISCプロセッサ
- 超高速SRAM回路技術 : 「A 1.8ns Access, 550MHz 4.5Mb CMOS SRAM」「Synonym Hit RAM: A 500MHz 1.5ns CMOS SRAM Macro with 576b Parallel Comparison and Parity Check Functions」
- 超高速SRAM回路技術 : 「A 1.8ns Access, 550MHz 4.5Mb CMOS SRAM」「Synonym Hit RAM: A 500MHz 1.5ns CMOS SRAM Macro with 576b Parallel Comparison and Parity Check Functions」