3.3V BiCMOSによる2.8MトランジスタのRISCプロセッサ
スポンサーリンク
概要
- 論文の詳細を見る
RISCプロセッサを高速化する目的で,0.5μmBiCMOS技術による世界最大規模の2.8Mトランジスタのプロセッサを開発した.5Vから3.3Vに電源電圧を下げることにより消費電力を約半分に低減できた.また,方式性能を引き出す上で重要な命令制御パス,キャッシュアクセスパス,浮動小数点演算パスの遅延時間をBiCMOS回路により73〜86%に短縮できた.本RISCプロセッサの消費電力は17Wであり,16KBのデータキャッシュ,8KBの命令キャッシュ,データ命令各128エントリのTLB,倍精度の浮動小数点演算ユニットを内蔵する.パイプラインは,整数演算6段,浮動小数点演算7段である.最大2命令を並列処理可能である.
- 社団法人電子情報通信学会の論文
- 1993-09-16
著者
-
堀田 多加志
(株)日立製作所 日立研究所
-
堀田 多加志
日立製作所
-
田中 成弥
(株)日立製作所日立研究所
-
掘田 多加志
日立製作所 日立研究所
-
村林 文夫
日立製作所日立研究所
-
田中 成弥
日立製作所日立研究所
-
山田 弘道
日立製作所日立研究所
-
池田 公一
日立製作所汎用コンピュータ事業部
-
中野 哲夫
日立製作所デバイス開発センタ
-
村林 文夫
(株)日立製作所 日立研究所
-
山田 弘道
株式会社日立製作所日立研究所
-
中野 哲夫
日立製作所
関連論文
- ユビキタス情報社会を支えるディペンダブル組み込みコントローラシステム
- 電力用自励式変換器向け三重化制御装置の開発とその評価
- 主メモリ一体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- 主メモリー体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- 主メモリー体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- 主メモリー体型転写機能を内蔵した高信頼コントローラ用システム制御LSI
- キャッシュ/バッファ内フラグ方式による命令先取り分配方式
- パネル討論 : システムオンシリコン時代に向けてどんなCADを作るべきか?
- パネル討論 : システムオンシリコン時代に向けてどんなCADを作るべきか?
- クロック及び論理回路の最適化設計手法に関する一検討
- 3.3V BiCMOSによる2.8MトランジスタのRISCプロセッサ
- スーパスカラRISCプロセッサ内蔵浮動小数点演算ユニットの論理方式
- DSPを利用した圧力センサ用センサ補正LSIの開発
- 電源・絶縁内蔵トランシーバLSIの開発
- RISCプロセッサ用, 高速, 大容量(14port, 160word×75bit)レジスタファイルの開発
- 低電力プロセッサアーキテクチャの現状と諸課題
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- [招待論文] 擬似ベクトル機構を有する並列コンピュータ向けRISCプロセッサ
- ソフトエラーからのロールバック機構を有する低オーバーヘッド・高信頼マイコンアーキテクチャ