Virtual HILS : システム全体仮想化による、組込みソフト検証の高効率化(ソフトウェアテスト,組込み技術とネットワークに関するワークショップETNET2011)
スポンサーリンク
概要
- 論文の詳細を見る
組込みシステムの網羅的な信頼性検証の実現を目的とした,システムシミュレーション環境であるVirtual Hardware In the Loop Simulation(VHILS)を開発した.VHILSは機械系と電子系のシミュレーションの連携を高速化する汎用インターフェイスを備えており,対象とする系のシステム動作を誤差0.1%以内の時間制度を,1シミュレーション当たり実機比34%の速度で模擬可能である.また,VHILSは全てがソフトウェアで構成されている点を生かして,これまでの制御系システム検証における時間的・資源的制限を克服可能である.本研究では制御系システム検証の完全自動化・並列化を可能にする環境を開発し,実用性を評価した.
- 2011-03-11
著者
-
勝 康夫
株式会社日立製作所中央研究所
-
伊藤 康宏
日立製作所中央研究所
-
勝 康夫
日立製作所中央研究所
-
於保 茂
日立製作所中央研究所
-
勝 康夫
(株)日立製作所中央研究所
-
伊藤 康宏
日立製作所 中央研究所
-
於保 茂
日立製作所 中央研究所
関連論文
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証 (ディペンダブルコンピューティング)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証 (VLSI設計技術)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 高コード効率と低レイテンシ処理を実現した自動車制御・民生・産業機器向けコントローラ用CPUコアの開発(プロセッサ,DSP,画像処理技術及び一般)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術 (ディペンダブルコンピューティング)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術 (VLSI設計技術)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- VirtuaI HILS--システム全体仮想化による、組込みソフト検証の高効率化 (ディペンダブルコンピューティング)
- VirtuaI HILS--システム全体仮想化による、組込みソフト検証の高効率化 (コンピュータシステム)
- 光ファイバジャイロ信号のワンチップDSPによる処理手法
- Fresnel反射による位相変調方式光ファイバジャイロのスケールファクタ誤差とその抑制
- 自動車制御システムのモデルベース開発 : コントローラのモデル化技術(システムオンシリコンを支える設計技術)
- 自動車ナビゲーション用光ファイバジャイロ
- Virtual HILS : システム全体仮想化による、組込みソフト検証の高効率化(ソフトウェアテスト,組込み技術とネットワークに関するワークショップETNET2011)
- Virtual HILS : システム全体仮想化による、組込みソフト検証の高効率化(ソフトウェアテスト,組込み技術とネットワークに関するワークショップETNET2011)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術
- 故障注入技術を用いたディペンダブルSRAMを搭載するプロセッサの信頼性評価・検証(ハードウェア,ネットワーク,クラウド及び一般)