シリコンTRONの設計と評価
スポンサーリンク
概要
- 論文の詳細を見る
本稿では,PARTHENONを用いたシリコンTRONの設計と評価について報告する.実時間処理システムでの高速な応答性を達成するために,リアルタイムOS(μITRON)の基本機能をハードウェアで実現した.性能評価の結果,シリコンTRONは,4クロックまでシステムコールの機能を実現できた.さらに,リアルタイムOSのためのソフトウェアの機能とハードウェアの性能ベースとしたシステム仕様の決定が可能となるハードウェア, ソフトウェア協調設計を提案する.
- 社団法人電子情報通信学会の論文
- 1994-03-17
著者
-
塩見 彰睦
静岡大学情報学部情報科学科
-
板橋 光義
豊橋技術科学大学
-
仲野 巧
豊田高専情報工学科
-
Utama Andy
豊橋技術科学大学
-
仲野 巧
豊田高等専門学校
-
板橋 光義
豊橋技科大
-
Utama Andy
豊橋技科大
-
塩見 彰睦
豊橋技科大
-
今井 正治
豊橋技科大
関連論文
- IP再利用のためのハードウェアモデルFlexible Hardware ModelとIP管理データベースFHM-DBMS
- 車載用全周囲視覚補償装置 : ラウンドスコープ
- 車載用全周囲視覚補償装置 : ラウンドスコープ(高齢者支援,一般)
- 適応エッジ保存平滑化を用いた白線検出手法(画像処理・解析, 画像の認識・理解論文)
- Handel-Cによる教育用マイクロプロセッサSEP-3の設計と工数評価
- Handel-Cによる教育用マイクロプロセッサ SEP-3 の設計と工数評価
- VHDLを用いた論理回路の消費電力見積り方法の提案 : 32ビットアダー回路の消費電力についての考察
- HDLとEPGAを用いたハードウェア教育
- 3-221 合宿とPBLによる組込みアーキテクト教育の実施(オーガナイズドセッション「企業における技術者継続教育-日本を強くする組込みシステム教育のあり方-」,口頭発表論文)
- ソフトウェア開発の教員主導型PBLにおける反復プロセスとEVM導入の効果
- 命令の動作的意味記述を用いたプロセッサ設計手法の提案
- ASIP設計用ワークベンチPEAS-IIIの実現方法についての考察 : CPUアーキテクチャの分類とパラメタ化
- ASIP設計用ワークベンチPEAS-IIIの実現方法についての考察 : CPUアーキテクチャの分類とパラメタ化
- ASIP設計用コデザイン・ワークベンチPEAS-IIIの提案
- レジスタバンクを用いたコンテキスト切換高速化手法とその評価
- パイプライン・プロセッサのためのアーキテクチャレベル面積見積り手法(システムLSIの設計技術と設計自動化)
- パイプライン・ハザードを考慮したプロセッサ生成手法の提案(電子システムの設計技術と設計自動化)
- 命令の動作的意味記述を用いたプロセッサ合成手法の提案
- 命令の動作的意味記述を用いたプロセッサ合成手法の提案
- ユビキタス社会の画像応用から見たセンシング技術への期待 : マルチモーダル知識コンテンツで経済・社会を活性化
- PARTHENONによるFLEX用の論理合成と評価
- IP再利用のためのハードウェアモデルFlexible Hardware ModelとIP管理データベースFHM-DBMS
- IP再利用のためのハードウェアモデルFlexible Hardware ModelとIP管理データベースFHM-DBMS
- 特定用途向きプロセッサ開発システムASIP Meister
- 特定用途向きプロセッサ開発システム ASIP Meister
- 特定用途向きプロセッサ開発システムASIP Meister
- リアルタイムOSチップの性能評価と分散OSへの拡張
- ASIP向き階層化メモリシステムの評価
- ASIP向き階層化メモリシステムの評価
- 複数の同種類演算器を用いるパイプラインASIPの性能最大化設計のためのHW/SW分割アルゴリズム
- リアルタイムOSのハードウェア化
- 仮想プロセッサ機構を持つSIMD型超並列計算機RIPE/MDのアーキテクチャ
- 仮想プロセッサ機構を持つSIMD型超並列計算機RIPE/MDのアーキテクチャ
- SA-3-2 ハードウェア/ソフトウェア協調設計システムPEAS-Iの現状(SA-3. ハードウェア/ソフトウェア・コデザイン,シンポジウム)
- ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS-Iにおけるハードウェア生成手法
- 視聴覚情報の統合化に基づく概念の獲得
- リアルタイムOSのVLSI化とその評価
- シリコンTRONの実現とその評価
- シリコンTRONの設計と評価
- リアルタイムOSのハードウェア化とその評価
- リアルタイムOSのハードウェア化とその評価
- スケジューリングアルゴリズムのシミュレーション解析
- 自動生成を目的としたVLIW CPUのアーキテクテャに関する検討
- 拡張HCPチャートを用いたハードウェア設計支援手法の提案
- 多次元データ処理用SIMD型並列計算機のアーキテクチャ
- 試作結果に基づく高速画像処理用並列計算機RIPEの性能評価
- ASIP向きハードウェア/ソフトウェア・コデザインシステムPEAS-Iにおけるデータパス部の最適化手法
- ASIP向きハードウェア/ソフトウェア・コデザインシステム : PEAS-Iにおけるデータパス部の最適化手法
- ASIP向きハードウェア/ソフトウェア・コデザインシステム : PEAS-Iにおけるハードウェア生成手法
- FPGAの現状と技術動向
- 高速画像処理用並列計算機RIPEの計算精度と処理時間に関する評価