高性能計算をサポートするネットワークインタフェース用コントローラチップMartini
スポンサーリンク
概要
- 論文の詳細を見る
ユーザレベル・ゼロコピー通信を用いることで低レイテンシ・広バンド幅な通信を提供するネットワークRHiNETのネットワークインタフェースコントローラMartiniについて述べる.Martiniでは基本のRDMA機能をすべてハードワイヤード処理することで,低レイテンシ・広バンド幅のRHiNETネットワークを最大限利用する.その一方で内部にプロセッサを持つことで複雑な処理についても柔軟に対処できる構成となっている.
- 社団法人情報処理学会の論文
- 2002-09-15
著者
-
天野 英晴
慶應義塾大学大学院理工学研究科
-
西 宏章
慶應義塾大学工学部
-
天野 英晴
慶應義塾大学
-
工藤 知宏
新情報処理開発機構
-
渡邊 幸之介
慶應義塾大学工学部
-
山本 淳二
日立製作所中央研究所
-
山本 淳二
新情報処理開発機構
-
土屋 潤一郎
慶應義塾大学
-
原田 浩
新情報処理開発機構
-
今城 英樹
日立インフォメーションテクノロジー
-
寺川 博昭
日立インフォメーションテクノロジー
-
西 宏章
新情報処理開発機構
-
田邊 昇
株式会社東芝
-
上嶋 利明
日立インフォメーションテクノロジー
-
今城 英樹
(株)日立インフォメーションテクノロジー
-
田邊 昇
(株)東芝 研究開発センター
-
田邊 昇
(株)東芝
-
渡邊 幸之介
慶應義塾大学理工学部
-
渡辺 幸之介
慶応義塾大学
-
土屋 潤一郎
慶應義塾大学理工学研究科
-
原田 浩
新情報処理開発機構:(現)コンパックコンピュータ
-
西 宏章
慶應義塾大学理工学部情報工学科
-
渡邊 幸之介
慶應義塾大学
-
田邊 昇
(株)東芝,研究開発センター
関連論文
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(計算機システム)
- 5K-7 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作(マルチスレッドと省電力,学生セッション,アーキテクチャ)
- FPGAアレイCubeを用いたレーベンシュタイン距離計算の性能評価(応用1)
- グラフィックプロセッサを用いた自己組織化マップの実装と評価(GPU,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- グラフィックプロセッサを用いた自己組織化マップの実装と評価(GPU,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- ClearSpeed製SIMD型マルチコアプロセッサにおける並列アプリケーション実行時間予測手法の検討(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- ClearSpeed製コプロセッサの並列ベンチマークによる性能評価と性能向上手法の提案(プロセッサ・アーキテクチャ(2),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- Cell Broadband Engineを用いたスレッド仮想化環境の提案 (コンピュータシステム)
- メモリ周りに制約を有するMPUにおけるプリフェッチ機能付メモリモジュールの意義(メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- メモリ周りに制約を有するMPUにおけるプリフェッチ機能付メモリモジュールの意義(メモリシステム, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))