メモリー階層構造の変化と不揮発性ロジックへの新展開
スポンサーリンク
概要
- 論文の詳細を見る
- 2010-12-10
著者
関連論文
- C-11-4 Double Gate-SOI(DG-SOI)MOSFETのソフトエラーのα粒子入射軌道依存性
- トランジスタ構造の立体化 : 縦型MOSトランジスタの高密度メモリーへの可能性
- C-11-6 Stacked-SGT DRAMを用いた2.4F^2メモリセル技術
- C-11-5 Si柱側壁表面の平滑化
- 5nm以下の均一なゲート酸化膜形成のためのSiウェア搬入条件
- C-11-10 Double Gate MOSFETの新しい構造と試作プロセスの提案
- C-11-9 超低消費電力を指向したオンチップ用CMOS降圧回路
- C-11-7 高信号を実現する三次元階層型メモリアレイ技術を用いたStacked-SGT DRAM
- C-11-6 Floating Channel type SGT(FC-SGT)フラッシュメモリにおける書込・消去特性の柱半径依存性
- C-11-5 高集積化を実現するFloating Channel type SGT(FC-SGT)Flashメモリセルのビットライン形成法
- FLASHメモリ技術動向と将来
- 三次元階層型メモリアレイ技術を用いたStacked-SGT DRAMのアレイ構成及び読み出し方法
- Beyond CMOSにおけるシリコンテクノロジーのインパクト(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 0.4μmMOSプロセス技術を用いたMulti-Pillar Surrounding Gate型MOSキャパシタ
- 依頼講演 Fabrication of a nonvolatile lookup-table circuit chip using magneto/semiconductor-hybrid structure for an immediate-power-up field programmable gate array (集積回路)
- Beyond CMOSにおけるシリコンテクノロジーのインパクト(低電圧/低消費電力技術、新デバイス・回路とその応用)
- 極薄シリコン酸化膜におけるストレスリーク電流の物理的起源,AWAD2006)
- 極薄シリコン酸化膜におけるストレスリーク電流の物理的起源
- メモリー階層構造の変化と不揮発性ロジックへの新展開
- 2-2 シリコン不揮発性メモリ技術の限界を突破するスピントルク注入形磁気メモリの最新動向(2.不揮発性メモリ技術の最前線,世界的な競争領域にある最先端デバイス技術)
- 3端子磁壁移動型セルを用いた不揮発性コンテントアドレッサブルメモリ(メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 7 スピントロニクスを用いた集積回路と省エネ社会への貢献(東北から明るい未来を創るICT技術)