並列シミュレーションマシンCenju上の科学技術計算の並列化
スポンサーリンク
概要
- 論文の詳細を見る
- 電子情報通信学会の論文
- 1992-08-25
著者
-
梶原 信樹
日本電気株式会社
-
加納 健
日本電気株式会社C&C研究所
-
中田 登志之
日本電気株式会社C&C研究所
-
中田 登志之
Nec C&cメディア研究所
-
田辺 記生
日本電気株式会社
-
松下 智
日本電気株式会社
-
小池 誠彦
日本電気株式会社
-
加納 健
Nec C&cメディア研究所
-
加納 健
Nec C&c研究所
-
小池 誠彦
日本電気(株)
-
小池 誠彦
日本電気(株) C&cシステム研究所
-
梶原 信樹
日本電気(株)c&cシステム研究所
-
小池 誠彦
日本電気 C&cシステム研
-
田辺 記生
Nec Ulsiシステム開研
関連論文
- 動的再構成可能ハードウェアのコンテキスト仮想化手法(システムアーキテクチャ)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- 3H-10 再構成可能デバイスRHWを用いたコプロセッサシステム
- 再構成可能適応型デバイスプロトタイプチップRHW1の開発と検証
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスRHWの概要とマッピング手法
- 適応デバイスの研究開発
- 実世界適応デバイス : 実時間適応を目指して
- HMMの対数型アルゴリズムのFPGA上へのマッピング
- 小特集「ニューロ・コンピュータに向けて」の編集にあたって
- 並列コンピュータCenju-3のプロセッサ間通信方式とその評価
- オーバヘッドの少ないキャッシュコヒーレンスプロトコルの提案
- 並列コンピュータCenju-3のアーキテクチャとその評価
- 並列マシンCenju-3の概要 (並列マシンCenju-3小特集)
- 非線形MHD型プラズマシミュレーションの並列化 (並列処理)
- 非線形MHD型プラズマシミュレーションの並列化
- 並列マシンCenjuにおける非線形MHD型プラズマシミュレーション
- 障害者に適応可能な筋電操作型義手の開発
- PROCEED-LSE論理シミュレーション専用エンジン
- 計算機復合体MICS-IIの設計思想と構成
- 計算機複合体MICS-IIのシステム評価
- 特集「並列処理」の編集にあたって
- 特集「マイクロプログラム技術」の編集にあたって
- 並列計算機 Cenju 上の有限要素法による非線形変形解析
- 並列シミュレーションマシンCenju上の有限要素法 : 剛性行列の作成部分の並列化
- 並列シミュレーションマシンCenju上の有限要素法(第9回航空機計算空気力学シンポジウム論文集)
- 並列計算機Cenju-4の分散共有メモリ機構(並列処理)
- 並列計算機Cenju-4のユーザレベルネットワークインタフェース(並列処理)
- 並列マシンCenju2上のLSIルーター : PROTON2
- MIMD 型並列計算機上の LSI ルーター : PROTON (並列処理)
- MlMD 型並列計算機上の LSI ルーター : PROTON
- 並列シミュレーションマシンCenju上の科学技術計算の並列化
- 並列マシンCenju上のLSIルーター : PROTON
- HAL III : 機能レベル・ハードウェア・シミュレータ・システム
- 並列回路シミュレーションマシンCenju
- 並列回路シミュレーションマシンCenju
- 並列シミュレーションマシンCenju上のLSIルーターの評価
- Cenjuにおける並列プリミティブの実現
- 並列回路シミュレーションマシンCenju
- 並列回路シミュレーションマシンのプロトタイプ
- 並列シミュレーションマシン
- 階層レベル並列論理シミュレ-ションマシンMAN-YO (並列処理ハ-ドウェアと言語特集)
- 並列コンピュータCenjuにおけるILU前処理反復法の実現と評価
- 動的再構成可能ハードウェアのコンテキスト仮想実行支援機構(システムアーキテクチャ)
- MPI/DE : 並列計算機Cenju-3上のMPIライブラリーの性能評価
- HAL: 論理シミュレーションマシンの評価
- 4. 各種のハードウェアアルゴリズム 4.5 論理シミュレーションマシンのハードウェアアルゴリズム (VLSI向きハードウェアアルゴリズム)
- 5. 最近のCADシステムの話題 5.3 専用処理装置 (論理装置CADの最近の動向)
- 論理シミュレーションマシンのハードウェア構成
- 論理シミュレーションマシンのアーキテクチャ
- 並列シミュレーションマシンCenjuにおけるニューラルネットワークシミュレータ
- 並列ニューラルネットワークシミュレーションマシン Neuman のソフトウェアシミュレータによる性能評価
- 進化型ハードウェアと産業応用
- 特集「並列処理」の編集にあたって
- 特集「並列処理」の編集にあたって (並列処理)
- 特集「並列処理」の編集にあたって
- ニューラルネットワーク推論システム
- ニューラルネットワークによる後向き推論
- 専用ハードウェアによるニューロ・コンピューティング (ニューロ・コンピュータに向けて)
- ニュ-ロコンピュ-ティングのためのハ-ドウェア (ニュ-ロコンピュ-ティング論文)
- MAN-YO : 統合DA用並列マシンにおける階層シミュレーション方式
- 統合DA用並列マシンMAN-YOにおけるFDL専用アクセラレータ
- シミュレ-ションエンジン
- 3. アーキテクチャ 3.8 超並列マシン (並列処理マシン)