応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
応用に応じて柔軟性を絞った領域特定再構成可能HWは、小面積なプログラマブルHWとして期待される。本研究では、スイッチの均一削減によって、ある程度の柔軟性を確保しつつ、スイッチを大幅に削減する試行を行った。削減スイッチ探索では、定量的な配線性指標を導入し削減対象を効率的に絞る方法を開発した。アプリケーションとして無線通信で使われる符号生成器を取り上げ、汎用再構成可能HWに比べて1/3の面積の領域特定再構成可能HWを生成した。
- 社団法人電子情報通信学会の論文
- 2009-01-22
著者
関連論文
- 動的再構成可能ハードウェアのコンテキスト仮想化手法(システムアーキテクチャ)
- リコンフィギャラブルプロセッサDRP上でのエッジ近傍合成機能付きαブレンダの実装(FPGAとその応用及び一般)
- 応用領域に特化した小面積再構成可能HWのカスタマイズ方式(リコンフィギャラブル・アーキテクチャと論理合成,FPGA応用及び一般)
- 動的再構成可能プロセッサを用いたIPsec向け暗号処理アクセラレータの設計と実装(コンピュータシステム)
- 動的再構成可能プロセッサを用いた組み込み向け複数暗号処理エンジンの実装(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 動的再構成プロセサをC言語だけで設計可能に (LSI開発者ブック)
- 動的リコンフィギャラブルプロセッサを用いたIPsecアクセラレータの設計と実装(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 動的再構成プロセッサDRPを用いた関数オフローダの試作(FPGAとその応用及び一般)
- リコンフィギャラブルプロセッサ上でのブロック暗号RC6の実装(FPGAとその応用及び一般)
- [招待論文]動的再構成可能チップDRPのCコンパイラ(FPGAとその応用及び一般)