スポンサーリンク
Necシステムipコア研究所 | 論文
- 動的再構成可能ハードウェアのコンテキスト仮想化手法(システムアーキテクチャ)
- プロセッサ間通信向けの2Gb/s×21CH低レイテンシ・トランシーバ回路の開発 (「VLSI一般」)
- C-12-38 65nmCMOSを用いた大容量光通信向け40-Gb/sトランシーバ(1)(C-12.集積回路,一般セッション)
- C-12-39 65nmCMOSを用いた大容量光通信向け40-Gb/sトランシーバ(2)(C-12.集積回路,一般セッション)
- 時間窓動作TDCを内蔵した2.1-2.8GHz低雑音デジタルPLL(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 無線信号処理ア***ロセッサ向けメモリアクセス方式(一般,技術展示,チュートリアル講演,一般)
- ソフトウェア開発環境自動構築ツールArchCのVLIW拡張(プロセッサ向け最適化と開発環境)
- クロックスキューを吸収するラッチ設計の設計フロー
- 周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 1チップMPEG-2 MP@MLビデオ符号化LSIにおけるクロック制御方式
- バッファ挿入を伴う等遅延クロックツリー生成アルゴリズム
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- LSIにおけるシグナルインテグリティ問題と対策 : LSI性能の継続的な進化のために
- C-4-11 Ruドープ高抵抗InP埋め込み構造AlGaInAs-MQW-DFB-LDの120℃-10Gb/s動作(C-4.レーザ・量子エレクトロニクス,一般講演)
- C-4-9 120℃低電流駆動10Gb/s1.3μmAlGaInAs BH FPレーザ(C-4. レーザ・量子エレクトロニクス(半導体レーザ), エレクトロニクス1)
- C-4-8 Ruドープ高抵抗InP埋め込み構造AlGaInAs-MQW-FP-LDの110℃-10Gb/s動作(C-4. レーザ・量子エレクトロニクス(半導体レーザ), エレクトロニクス1)
- 狭幅選択MOVPEを用いたAlGaInAs-MQW構造10Gb/s非温調EA変調器集積光源(超高速・大容量光伝送処理,デバイス技術,及び一般)
- C-3-71 プラスチックモールド送信モジュールの6Gb/s広温度動作(アクティブモジュール,C-3.光エレクトロニクス,一般講演)
スポンサーリンク