スポンサーリンク
三菱電機(株)システムLSI開発研究所 | 論文
- 投機的実行を支援するアーキテクチャのハードウェア設計
- スーパースカラ・プロセッサにおける分岐命令の並列実行
- 6-3 プログラマブル実時間MPEG2ビデオエンコーダチップセット
- MPEG2対応、5GOPS、マクロブロックレベル画素処理プロセッサ
- MPEG2実時間符号化対応プログラマブル画素処理プロセッサ[2] : RISCユニット
- MPEG2実時間符号化対応プログラマブル画素処理プロセッサ[1] : LSIアーキテクチャ
- MPEG2メインプロファイルメインレベルビデオデコーダLSI
- スーパスカラプロセッサ-SARCH-のコードスケジューラ
- ブロック図によるHDLベース設計環境
- フィールドシールド分離SOI MOSFETにおける放射線耐性の解析
- 高抵抗基板とハイブリッドトレンチ分離を用いた0.18μmSOI技術のRF/アナログ混載への応用について
- 部分空乏型トランジスタを用いたCADライブラリ共有型SOI/CMOSゲートアレイ
- ボディバイアス可変型SOI-CMOSドライバー回路
- 高速通信用LSIにおけるSOI/CMOS 回路設計技術
- PHS用中間周波数処理LSI ( アナログ・アナデジLSIおよび一般)
- [招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器
- [招待論文] 高速浮動小数点加算器のための桁落ちシフト量予測回路の提案
- [招待論文] 新しいキャリーセレクト方式(MCS)を使った64ビットキャリールックアヘッドCMOS加算器
- 電圧・温度補償されたAPD-ECL回路及びECLとCMOSの消費電力比較方法の提案
- LC移相器を用いた2V動作可能な1.9GHz Siダウンミキサ回路