秋濃 俊郎 | 近畿大学大学院生物理工学研究科
スポンサーリンク
概要
関連著者
-
秋濃 俊郎
近畿大学大学院生物理工学研究科
-
秋濃 俊郎
近畿大学生物理工学部電子システム情報工学科
-
秋濃 俊郎
近畿大学生物理工学部
-
濱畑 孝
近畿大学生物理工学部
-
江藤 剛治
近畿大学理工学部
-
竹原 幸生
近畿大学理工学部
-
西 謙二
近畿大学工業高等専門学校
-
西 謙二
(株)半導体先端テクノロジーズ第二研究部
-
西 謙二
近畿大学高等専門学校総合システム工学科電気電子系:(現)筑波大学大学院
-
竹原 幸生
近畿大学 理工学部
-
松浦 圭
近畿大学大学院生物理工学研究科
-
小林 正稔
近畿大学生物理工学部
-
安長 章喜
近畿大学大学院生物理工学研究科電子システム情報工学専攻
-
宇都 怜士
近畿大学生物理工学部
-
豊永 昌彦
Department of Information Science, Faculty of Science, Kochi University
-
中谷 友樹
Program In Electronic System And Information Engineering The Graduate School Of Biology-oriented Sci
-
豊永 昌彦
Department Of Information Science Faculty Of Science Kochi University
-
宇都 怜士
近畿大学生物理工学部電子システム情報工学専攻
-
ボ・レ クオン
近畿大学理工学部
-
秋濃 小池
ハーバード大学 工学応用科学部
-
秋濃(小池) 俊昭
ハーバード大学工学応用科学部
-
中谷 友樹
近畿大学大学院生物理工学研究科電子システム情報工学専攻
-
豊永 昌彦
高知大学理学部数理情報科学科
-
秋濃 俊郎
近畿大学 生物理工学部 電子システム情報工学科
-
堺 芳信
近畿大学生物理工学部電子システム情報工学科
-
高橋 博宣
近畿大学生物理工学部電子システム情報工学科
-
濱畑 孝
近畿大学大学院生物理工学研究科電子システム情報工学専攻
-
永田 真
近畿大学 生物理工学部 電子システム情報工学科
-
吉山 貴典
近畿大学 生物理工学部 電子システム情報工学科
-
永田 真
近畿大学生物理工学部電子システム情報工学科
-
吉山 貴典
近畿大学生物理工学部電子システム情報工学科
-
堺 芳信
近畿大学 生物理工学部 電子システム情報工学科
-
高橋 博宣
近畿大学 生物理工学部 電子システム情報工学科
-
玉置 文晶
近畿大学大学院生物理工学研究科
-
秋濃 俊郎
Program in Electronic System and Information Engineering, The Graduate School of Biology-Oriented Sc
-
中谷 友樹
Program in Electronic System and Information Engineering, The Graduate School of Biology-Oriented Sc
-
高橋 博宜
近畿大学生物理工学部電子システム情報工学科
著作論文
- 0.18μm SOI型CMOSプロセスに基づく高速且つ低エネルギーの横型統合CBiCMOSバッファ回路(低消費電力設計,信号処理,LSI,及び一般)
- 高耐圧1.2-μmCMOSプロセスを用いた超高速ビデオカメラ用CCD電源チップの設計(低消費電力設計,信号処理,LSI,及び一般)
- CCDクロック当り最大5nFの負荷容量を駆動する横型統合CBiCMOSバッファ回路(信号処理,LSI,及び一般)
- 非対称LDDを用いた高耐圧SOI-CMOSプロセスにおけるMOSFET・横型BJT並列動作特性の実測評価(信号処理,LSI及び一般)
- シミュレーテッド・アニーリング法に基づいた大規模ブロックにおける標準セルの最適概略配置
- シミュレーテッド・アニーリング法を用いたセル概略配置の座標精度に関する検討(信号処理,LSI,及び一般)
- シミュレーテッド・アニーリング法を用いたセル概略配置の座標精度に関する検討(信号処理, LSI, 及び一般)
- 静的基板バイアス印加ドミノCMOS回路に基づくスーパーセルの消費電力モデル
- 静的基板バイアス印加ドミノCMOS回路に基づくスーパーセルの設計I : トランジスタ寸法連続可変なセル・レイアウト・アーキテクチャ
- ラティラル統合C-BiCMOSバッファ駆動のCMOSクロック生成回路 (アナログ要素回路)
- 抵抗比型制御による統合CBiCMOSインバータの高速駆動(回路技術, 信号処理, LSI, 及び一般)
- 非対称LDDを用いた高耐圧SOI-CMOSプロセスにおけるMOSFET・横型BJT並列動作特性の実測評価(信号処理,LSI及び一般)
- 非対称LDDを用いた高耐圧SOI-CMOSプロセスにおけるMOSFET・横型BJT並列動作特性の実測評価(信号処理,LSI及び一般)
- 0.18μm SOI型CMOSプロセスに基づく高速且つ低エネルギーの横型統合CBiCMOSバッファ回路(低消費電力設計,信号処理,LSI,及び一般)
- 高耐圧1.2-μmCMOSプロセスを用いた超高速ビデオカメラ用CCD電源チップの設計(低消費電力設計,信号処理,LSI,及び一般)
- 0.18μm SOI型CMOSプロセスに基づく高速且つ低エネルギーの横型統合CBiCMOSバッファ回路(低消費電力設計,信号処理,LSI,及び一般)
- 高耐圧1.2-μmCMOSプロセスを用いた超高速ビデオカメラ用CCD電源チップの設計(低消費電力設計,信号処理,LSI,及び一般)
- CCDクロック当り最大5nFの負荷容量を駆動する横型統合CBiCMOSバッファ回路(信号処理,LSI,及び一般)
- CCDクロック当り最大5nFの負荷容量を駆動する横型統合CBiCMOSバッファ回路(信号処理,LSI,及び一般)
- シミュレーテッド・アニーリング法を用いたセル概略配置の座標精度に関する検討(信号処理, LSI, 及び一般)
- 内存ラティラル・バイポーラ・トランジスタの駆動力を用いたCMOS/SOIインバータの回路シミュレーション-I(信号処理,LSI,及び一般)
- 内存ラティラル・バイポーラ・トランジスタの駆動力を用いたCMOS/SOIインバータの回路シミュレーション-I(信号処理, LSI, 及び一般)
- 内存ラティラル・バイポーラ・トランジスタの駆動力を用いたCMOS/SOIインバータの回路シミュレーション-I(信号処理, LSI, 及び一般)
- 静的基板バイアス印加ドミノCMOS回路に基づくスーパーセルの消費電力モデル
- 抵抗比型制御による新統合 BiCMOS インバータで駆動した高速ドミノ CMOS 全加算器(論理設計-3, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 抵抗比型制御による新統合 BiCMOS インバータで駆動した高速ドミノ CMOS 全加算器(論理設計-3, システムオンシリコン設計技術並びにこれを活用した VLSI)
- 内存ラティラル・バイポーラ・トランジスタの駆動力を用いたCMOS/SOIインバータの回路シミュレーション-II(信号処理,LSI,及び一般)
- 内存ラティラル・バイポーラ・トランジスタの駆動力を用いたCMOS/SOIインパークの回路シミュレーション-II(信号処理, LSI, 及び一般)
- 内存ラティラル・バイポーラ・トランジスタの駆動力を用いたCMOS/SOIインパークの回路シミュレーション-II(信号処理, LSI, 及び一般)
- 抵抗比型制御による統合CBiCMOSインバータの高速駆動(回路技術, 信号処理, LSI, 及び一般)
- 抵抗比型制御による統合CBiCMOSインバータの高速駆動(回路技術, 信号処理, LSI, 及び一般)
- 静的基板バイアス印加ドミノCMOS回路に基づくスーパーセルの設計 : 連続可変なトランジスタ幅の組み合せ論理セル
- 静的基板バイアス印加ドミノCMOS回路に基づくスーパーセルの設計I : トランジスタ寸法連続可変なセル・レイアウト・アーキテクチャ
- A-1-31 非対称LDD構造の高耐圧SOI-CMOSプロセスに基づいた統合CBiCMOS回路方式のレベルシフター(A-1.回路とシステム,一般セッション)