CT-1-6 ポストエクサスケールスーパーコンピュータの実現の観点から見た超伝導デジタル技術への期待(CT-1.超伝導デジタル技術の展望,チュートリアルセッション,ソサイエティ)
スポンサーリンク
概要
著者
関連論文
-
科学技術計算を対象とした大規模再構成可能データパスの性能評価(コンピュータシステム技術,先端的コンピュータシステム技術及び一般)
-
片側通信を用いた並列フラグメント分子軌道計算プログラムの実装(HPC-5 : アプリケーションI)
-
大規模再構成可能データパスにおけるオンチップ・ネットワーク・アーキテクチャの検討(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
大規模再構成可能データパスにおけるオンチップ・ネットワーク・アーキテクチャの検討(オンチップ・ネットワーク,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
大規模システム評価環境PSI-SIM : 数千個のマルチコア・プロセッサを搭載したペタスケールコンピュータの性能予測(マルチコア設計開発/性能評価,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
-
大規模システム評価環境PSI-SIM : 数千個のマルチコア・プロセッサを搭載したペタスケールコンピュータの性能予測(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
-
Redefis:動的再構成可能プロセッサを対象とした自動ASIP生成 : 動的再構成可能プロセッサVulcan2,および,その開発ツールISAcc(プロセッサ)
-
動的再構成可能プロセッサを対象とした自動ASIP生成 : 動的再構成可能プロセッサ Vulcan2, および, その開発ツールISAcc
-
C-8-7 単一磁束量子回路を用いた2並列3段の再構成可能なデータパスの検討(C-8.超伝導エレクトロニクス,一般セッション)
-
C-8-10 2並列4段の再構成可能なデータパスを有する単一磁束量子回路の検討(C-8.超伝導エレクトロニクス,一般セッション)
-
C-8-21 単一磁束量子回路における2並列2段の再構成可能なデータパスの動作実証(C-8. 超伝導エレクトロニクス,一般セッション)
-
C-8-16 アドバンストプロセス2.1を用いた2並列2段のSFQ-RDPの検討(C-8.超伝導エレクトロニクス,一般セッション)
-
2000-HPC-82-1 科学技術計算専用ロジック組み込み型プラットフォーム・アーキテクチャの開発 : プロジェクト全体像
-
Redefis:動的再構成可能プロセッサを対象とした自動ASIP生成 : 動的再構成可能プロセッサVulcan2,および,その開発ツールISAcc(プロセッサ)
-
アーキテクチャと集積回路はいかに協創すべきか(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
-
アーキテクチャと集積回路はいかに協創すべきか(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
-
大規模再構成可能データパスにおける実行前処理削減方式の検討
-
大規模再構成可能データパスにおける実行前処理削減方式の検討
-
大規模再構成可能データパスプロセッサの設計手法(アクセラレーション/メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
-
大規模再構成可能データパスプロセッサの設計手法(アクセラレーション/メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
-
プラットフォーム化の功績と今後の課題(組込みシステムプラットフォーム)
-
PSI-NSIM : 大規模並列システムの性能解析に向けた並列相互結合網シミュレータ(コンピュータシステム技術,先端的コンピュータシステム技術及び一般)
-
次世代スーパーコンピュータの設計開発に向けたシステム性能評価環境PSI-SIM(HPC-16 : 性能評価)
-
大規模並列システムの性能評価を目的としたプログラムコード抽象化技法(HPC-3 : スケジューリング)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
Eric(二電子積分計算専用プロセッサ)LSIの開発
-
二電子積分計算専用プロセッサ・アーキテクチャの開発(高性能アーキテクチャ)
-
二電子積分計算専用プロセッサ・アーキテクチャ
-
二電子積分計算専用プロセッサ・アーキテクチャ
-
可変構造型並列計算機のメモリ・アーキテクチャ
-
Cellプロセッサへの分子軌道法プログラムの実装と評価(HPC-6 : 並列アプリケーション)
-
縮約ガウス関数にもとづく分子積分の計算法
-
分子軌道計算専用計算機用LSI(ERIC)の開発
-
分子軌道計算専用計算機のためのフォック行列並列計算アルゴリズムの開発
-
キャッシュ・ミス頻発命令を考慮したメモリ・システムの高性能化(キャッシュメモリ)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
プラットフォーム化の功績と今後の課題(組込みシステムプラットフォーム)
-
プラットフォーム化の功績と今後の課題(組み込みシステムプラットフォーム)
-
『新風』プロセッサにおける命令フェッチ機構
-
可変構造型並列計算機の通信システム
-
可変構造型並列計算機のプロセッサ・ユニット
-
可変構造型並列計算機の並列オペレーティング・システム-プロセス管理の概要
-
可変構造型並列計算機の分散オペレーティング・システムの構想
-
可変構造型並列計算機のメッセージ通信ユニット
-
可変構造型並列計算機のネットワーク・アーキテクチャ
-
SIMP(単一命令流/多重命令パイプライン方式のシミュレーションによる評価
-
単一磁束量子回路による再構成可能な大規模データパスをもつプロセッサ(ディジタル・一般)
-
統合型並列化コンパイラ・システム : 概要
-
分子軌道計算向け専用プロセッサ(ERIC)の開発(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
-
SpecC言語を用いた二電子積分計算専用プロセッサ(Eric)の検証(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
SpecC言語を用いた二電子積分計算専用プロセッサ(Eric)の検証(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
『新風』プロセッサの依存解析機能付きレジスタファイル
-
The Case for the Balanced Instruction Set Computer : SIMP(単一命令流/多重命令パイプライン)方式に向いた命令セット・アーキテクチャ
-
動的システム最適化技術SysteMorphの予備性能評価(システムII)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
並列FMOプログラムOpenFMOの性能最適化
-
ストリームFIFO方式に基づくベクトル・プロセッサ『順風』 : IF文を含むDOループの処理
-
可変構造型並列計算機のメッセージ・コプロセッサ
-
PTaaS(Platform for Tool as a Service) : クラウドサービスを通じて開発ツールを提供する(設計手法及び一般,デザインガイア2011-VLSI設計の新しい大地-)
-
参照密度関数に基づく参照局所性の形式化の試行(理論とアルゴリズム,デザインガイア2011-VLSI設計の新しい大地-)
-
PTaaS (Platform for Tool as a Service) グラウドサービスを通じて開発ツールを提供する
-
参照密度関数に基づく参照局所性の形式化の試行
-
SIMD演算有効利用のための入力データ並列2電子フォック行列計算
-
CT-1-6 ポストエクサスケールスーパーコンピュータの実現の観点から見た超伝導デジタル技術への期待(CT-1.超伝導デジタル技術の展望,チュートリアルセッション,ソサイエティ)
もっと見る
閉じる
スポンサーリンク