H.264/AVCにおける高速高精度動き検出法(画像符号化,通信・ストリーム技術、一般)
スポンサーリンク
概要
- 論文の詳細を見る
動画像符号化規格であるH.264/AVCは,高度の動き補償技術の導入により,動き検出処理に時間がかかる.高速動き検出法Unsymmetric-Cross-Multi-Hexagon-Grid Search(UMHEX)は,全探索(Full Search)と比べて探索時間を大きく抑えながらも画質をほとんど落とさない手法として提案された.本研究ではUMHEXをさらに改良し,演算時間がかからず画質も劣化しない手法を提案する.提案手法では共通実験シーケンスにおいてUMHEXと比べ平均約30%の時間削減を行いつつ,画質を維持することができた.
- 社団法人映像情報メディア学会の論文
- 2009-12-07
著者
関連論文
- FPGAを使った論理回路用実験装置
- MinIPSコンピュータシステムによるプロセッサ/コンパイラ/ネットワーク統合実験
- SOPCボードを使ったコンピュータシステムの設計実装およびネットワーク実験への応用
- 画像処理の逐次実行を実装例とした動的再構成可能プロセッサの評価(信号処理LSI,信号処理,LSI,及び一般)
- 分岐命令の分岐成立・不成立の回数に着目した情報フロー追跡(信頼性とセキュリティ,SWoPP佐賀2008-2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ)
- Karatsuba 整数乗算器のVLSI設計と評価
- FFT多倍長乗算器のVLSI設計(科学技術計算と数値解析(多倍長科学技術計算の基礎と応用), 平成17年研究部会連合発表会)
- FFT乗算器の最適化実装(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- FFT乗算器の最適化実装(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 高速Fourier変換を用いた多倍長乗算器の設計と評価およびVLSIへの実装(信号解析,アルゴリズム,回路設計)