先端システムLSIにおけるアナログ回路設計(プロセス・デバイス・回路シミュレーション及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
システムLSIではデジタル回路がムーアの法則に基づいて微細化と高性能化を達成してきたことは周知の事実である。しかしながら、アナログ回路はムーアの法則に従わないため、その高性能化は全く別の手段に頼る必要があった。すなわち、システムLSIの要求仕様の高性能化に伴い、回路の低電圧化、素子ばらつきの増大等を克服しながらS/N比を維持するあるいは向上させる手法、および電力効率を向上させる手法が考案されてきた。現在では、高性能化されたアナログ回路がシステムLSIの価値を決めるキーブロックとなっていることも珍しくない。本論文では、先端システムLSIに用いられているアナログ回路の高性能化技術と、アナログ回路の性能向上に寄与すると思われるデバイス性能について解説する。
- 2008-11-06
著者
-
道正 志郎
パナソニック(株)戦略半導体開発センタ要素第1開発グループ
-
崎山 史朗
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
森江 隆史
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
松川 和生
パナソニック(株)戦略半導体開発センタ要素第1開発グループ第2開発チーム
-
森江 隆史
パナソニック(株) 戦略半導体開発センター
-
崎山 史朗
パナソニック株式会社
-
道正 志郎
パナソニック株式会社
-
道正 志郎
パナソニック 戦略半導体開発セ
関連論文
- 依頼講演 レプリカVCOゲインキャリブレーションを用いた適応電力型ワイドレンジトランシーバの開発 (集積回路)
- 5.アナログ回路における素子ばらつきの影響と対策(CMOSデバイスの微細化に伴う特性ばらつきの増大とその対策)
- 先端システムLSIにおけるアナログ回路設計(プロセス・デバイス・回路シミュレーション及び一般)
- DDRインターフェースに適したデューティ補正機能をもつ小面積、低消費電力、広電源・周波数レンジを実現する位相同期ループ(VLSI一般(ISSCC2006特集))
- 依頼講演 レプリカVCOゲインキャリブレーションを用いた適応電力型ワイドレンジトランシーバの開発 (シリコン材料・デバイス)
- CMOS-AD変換器におけるデジタル補正と調整技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 32psecの解像度を実現したDVDライトストラテジ用63相出力PLLの開発(VLSI一般(ISSCC2006特集))
- マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- マルチ位相PLLを用いた、ローパワーアプリ向けマルチ位相出力レベルシフトシステム(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 2重積分器を用いた連続時間型オーバーサンプルΔΣ変調器の積分フィルタ合成手法の検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 2重積分器を用いた連続時間型オーバーサンプルΔΣ変調器の積分フィルタ合成手法の検討(ADCとDAC,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- デジタルメモリ効果補正を用いた10bit-300MHzダブルサンプリングパイプラインADCの開発(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 時間軸信号処理を用いたAD変換方式の検討(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 時間軸信号処理を用いたAD変換方式の検討(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- レプリカVCOゲインキャリブレーションを用いた適応電力型ワイドレンジトランシーバの開発(低電圧/低消費電力技術,新デバイス・回路とその応用)
- レプリカVCOゲインキャリブレーションを用いた適応電力型ワイドレンジトランシーバの開発(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- CMOS-AD変換器におけるデジタル補正と調整技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- チョッパアンプを用いた電圧平均化フィードバックを適用した高精度オンチップRC発振器(低電圧/低消費電力技術,新デバイス・回路とその応用)
- チョッパアンプを用いた電圧平均化フィードバックを適用した高精度オンチップRC発振器(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- Dynamic Voltage & Frequency scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Dynamic Voltage & Frequency Scaling : ディープサブ100-nmを救えるか!(電源制御,パワーゲーティング, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- デジタルメモリ効果補正を用いた10bit-300MHzダブルサンプリングパイプラインADCの開発(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 0.13μm CMOSプロセスを用いたDVDプレーヤ用アナデジ混載SoCの開発(VSLI一般(ISSCC'03関連特集))
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発
- 完全平滑3相動作SCループフィルタを用いた広帯域入力レンジを持つデジタル制御アダプティブPLLの開発
- 300MHzカットオフCMOSフィルタ試作と超高速フィルタ設計に対する一考察
- -90dBc@10kHzの位相ノイズを実現するバンド幅制御機能付き分数分周シンセサイザの開発(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- -90dBc@10kHzの位相ノイズを実現するバンド幅制御機能付き分数分周シンセサイザの開発(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- フルデジタル等化方式PRMLリードチャネルを搭載した0.13μm CMOS超小型DVD用SoC(プロセッサ,DSP,画像処理技術及び一般)
- フルデジタル等化方式PRMLリードチャネルを搭載した0.13μm CMOS超小型DVD用SoC(プロセッサ,DSP,画像処理技術及び一般)
- フルデジタル等化方式PRMLリードチャネルを搭載した0.13μm CMOS超小型DVD用SoC(プロセッサ,DSP,画像処理技術及び一般)
- フルデジタル等化方式PRMLリードチャネルを搭載した0.13μm CMOS超小型DVD用SoC(プロセッサ,DSP,画像処理技術及び一般)
- 非線形量子化器を用いた低消費電力オーバーサンプリングA/D変換器
- 非線形量子化オーバーサンプリングA/D変換器を用いた低消費電力PCMコーデックLSI
- ACT-1-1 CMOS-AD変換器におけるデジタル補正と調整技術(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
- ACT-1-1 CMOS-AD変換器におけるデジタル補正と調整技術(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)
- 連続時間型ΔΣ変調器の高性能化手法 : 高効率と高SN比の実現に向けたLSI開発の取り組みを振り返って(招待講演,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- C-12-29 ウェイクアップ無線用925MHz低電力PLLの検討(無線関連技術,C-12.集積回路,一般セッション)