3-3 変動電界を用いたLSI断線不良の診断(セッション3 LSIの故障解析(2),第17回秋季信頼性シンポジウム)
スポンサーリンク
概要
- 論文の詳細を見る
LSIの断線不良箇所特定を目的に、LSIに変動電界を印加してオープンゲートを活性化し、発生する電源電流変動を検出することで断線不良箇所を特定する不良解析技術の研究・開発を行っている。本報告では探査原理に基づく試行システムを作成し、断線TEG用いた試行評価を行った。その結果、TEGの最上層配線(M3)及び表層第2層配線(M2)において電源電流変動分布を確認し、本手法の技術的有効性を確認した。また電界印加距離の低減により、座標分解能の向上性を確認出来た。
- 2004-11-19
著者
-
菊地 修司
(株)日立製作所生産技術研究所
-
菊地 修司
株式会社 日立製作所 生産技術研究所
-
菊地 修司
(株)日立ハイテクノロジーズ
-
嶋瀬 朗
(株)ルネサステクノロジ
-
小宮 泰麿
株式会社 日立製作所 生産技術研究所
-
嶋瀬 朗
株式会社 ルネサステクノロジ 生産本部
-
向川 一也
株式会社 ルネサステクノロジ 生産本部
-
小宮 泰麿
(株)日立製作所 生産技術研究所 回路実装設計研究室
-
向川 一也
(株)ルネサステクノロジ 生産本部
関連論文
- 発光/OBIRCH解析とCADデータとの連動によるレイアウト解析の容易化(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 発光/OBIRCH解析とCADデータとの連動によるレイアウト解析の容易化(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 発光/OBIRCH解析とCADデータとの連動によるレイアウト解析の容易化
- 666MHzLSIテストシステム
- C-12-2 小容量スクランブルメモリを用いたテストシステムの開発(C-12.集積回路A(設計・テスト・実装技術),一般講演)
- C-12-2 サイクルベース制御メモリテストシステムの開発(C-12.集積回路A(設計・テスト・実装技術),エレクトロニクス2)
- 電子ビーム吸収電流解析によるLSI配線の不良位置特定(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 電子ビーム吸収電流解析によるLSI配線の不良位置特定(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 2.1EB電流吸収法によるLSIの故障解析事例(セッション2「故障解析2」)(日本信頼性学会第11回研究発表会報告)
- 2.1 EB電流吸収法によるLSIの故障解析事例(セッション2「故障解析2」)
- LSI断線箇所診断手法(LSIシステムの実装・モジュール化・インタフェース技術, テスト実装, 一般)
- LSI断線箇所診断手法(LSIシステムの実装・モジュール化・インタフェース技術, テスト実装, 一般)
- 3-3 変動電界を用いたLSI断線不良の診断(セッション3 LSIの故障解析-2)(日本信頼性学会第17回秋季信頼性シンポジウム報告)
- 3-3 変動電界を用いたLSI断線不良の診断(セッション3 LSIの故障解析(2),第17回秋季信頼性シンポジウム)