組込み用プロセッサの低消費電力化に対する一手法
スポンサーリンク
概要
- 論文の詳細を見る
オブジェクトコード圧縮によるプロセッサの低消費電力化手法、特に組込み用途のプロセッサに有効な手法について述べる。本手法は、実行対象となるプログラムに対し、重複する命令を単一化圧縮するものである。圧縮された疑似コードから実際のオブジェクトコードを生成する命令伸長回路とプロセッサコアを1チップ内に集積することにより、必要とするI/Fの帯域幅を削減することができ、低消費電力化が可能となる。組込み用、RISCプロセッサARM610による適用結果では、62.5%の圧縮が得られている。
- 社団法人電子情報通信学会の論文
- 1996-09-18
著者
-
吉田 幸弘
大阪大学大学院工学研究科情報システム工学専攻
-
宋 宝玉
大阪大学大学院工学研究科情報システム工学専攻
-
吉田 幸弘
シャープ株式会社IC開発センター
-
宋 宝玉
大阪大学工学部情報システム工学科
-
奥畑 宏之
大阪大学工学部情報システム工学科
-
尾上 孝雄
大阪大学工学部情報システム工学科
-
白川 功
大阪大学工学部情報システム工学科
-
奥畑 宏之
株式会社シンセシス
関連論文
- 4相NMOSダイナミックロジック用アレイセル(非線形回路とシステム,及び一般)
- 4相NMOSダイナミックロジック用アレイセル
- 組込み用プロセッサの低消費電力化に関する一手法
- 組込み用プロセッサの低消費電力化に対する一手法
- 株式会社シンセシス : 創業12年, 画像処理・画像符号化・OFDMの新たなビジネス展開
- フラクタル次元を利用したVLSIレイアウト向きクラスタリング手法
- 最小コストフロー問題の高速解法とそのVLSIコンパクション問題への適用
- C言語によるレイアウト記述の一手法
- A-3-8 Bach C 言語による Ogg Vorbis デコーダの VLSI 化設計
- 組み込みCPUと専用回路によるOgg Vorbis音楽デコーダのVLSI化設計
- 組み込みCPUと専用回路によるOgg Vbrbis音楽デコーダのVLSI化設計
- A-3-8 組み込みCPU向けOgg VorbisデコーダのVLSI実装
- 乗車券自動発行システムにおける径路距離計算の一方式
- 変分法によるRetinex階調補正の演算量削減検討(スマートパーソナルシステム,一般)
- 適応的階調補正のハードウェア実現におけるRetinex理論の比較評価(スマートパーソナルシステム, 一般)
- 顔オブジェクトのリアルタイム抽出アルゴリズム
- 顔オブジェクトのリアルタイム抽出アルゴリズム
- 顔オブジェクトのリアルタイム抽出アルゴリズム
- A-3-4 MPEG-4オーディオデコーダにおけるノイズレス復号器およびスペクトル予測器のVLSI化設計
- マルチスレッドプロセッサのデータキャッシュ制御方式
- マルチチップモジュール向き高速配線システム
- 赤外線通信用1ビットデジタル復調回路に関する一考察
- プリント基板自動配線システム OSACA
- コンピュータグラフィックスシステムLINKS-1における画像生成の高速化手法
- 物体の分布関数による表現と効率的画像生成の一手法(「コンピュータ-グラフィックス」特集)
- コンピュータグラフィックスシステム LINKS-1
- 画像生成用マルチスレッド・プロセッサのマイクロ・アーキテクチャ
- スパースな連立方程式におけるピボット操作の順序づけ
- 一行配線法を用いた高密度プリント基板用自動配線システムについて
- 条件分岐制御のあるデータパスのスケジューリング手法
- 条件分岐制御のあるデータパスのスケジューリング手法
- ディジタル映像伝送向け高性能乗算器の設計
- 論理関数処理に基づく順序回路のテスト生成法
- 任意ネットワーク対応オブジェクトコミュニケーション環境(OCEAN)
- 会話型プリント基板設計システム
- 多重スレッドアーキテクチャを採用した画像生成用プロセッサの設計 : 高位論理合成システムによる実現
- 多重スレッドアーキテクチャを採用した画像生成用プロセッサの設計 : 詳細アーキテクチャの設計
- VCI共有セルを用いたマルチメディアATM通信手法とVLSI設計 (マルチメディア・通信用LSIおよびDSP)
- VCI共有セルを用いたATM音声通信手法
- 2. 先端技術を生み出す独創性 : 2-3 ベンチャー企業の活力(900号記念特集)
- システムVLSI設計の"産学共働"
- 21世紀への回路理論の基礎〔II〕 : 回路解析
- VLSI設計と数学(電子情報通信と数学)
- 入力符号化用F-H埋込みアルゴリズム
- VLSIのPhysical Designの現状と今後
- 組合せ回路の並列論理シミュレーションにおけるスケジューリング問題について
- 基礎・境界研究グループの活動状況と今後の課題
- ASICの設計環境 (ASICの現状と将来)
- 工学論文とは-1-電子情報通信学会の論文と諸外国の論文
- MPEG2デコーダ用動き補償器のVLSI設計
- MPEG2 HDTV対応可変長符号復号化器,逆量子化器のアーキテクチャ設計
- HDTVレベルMPEG2復号プロセッサアーキテクチャのVLSI化設計
- A-93 MPEG2 HDTVデコーダ・コアのアーキテクチャ設計(A-4. ディジタル信号処理,一般講演)
- マクロブロック・クラスタリングによるVLSI向きMPEG2動き検出手法
- 低ビットレート画像符号化アルゴリズムとそのVLSI化設計 (マルチメディア・通信用LSIおよびDSP)
- 2頂点間のすべての順路の一生成手法とその応用
- 1対1対応を部分的に持つグラフ間の同形判定に関する一手法
- Retinex階調補正におけるハロー効果の抑制に関する検討(スマートパーソナルシステム,一般)
- 拘束を入れた割当問題の計算複雑度について(グラフ理論とその応用)
- スマートフォンによる家族対応食事記録の入力状況からの考察(健康支援,ライフログ活用技術,オフィスインフォメーションシステム,ライフインテリジェンス,一般)
- [第11回] 株式会社シンセシス : 創業12年,画像処理・画像符号化・OFDMの新たなビジネス展開(大学発のベンチャービジネス)
- スマートフォンによる家族対応食事記録の入力状況からの考察