光近接効果補正を考慮した統計的ゲートCD制御手法の開発
スポンサーリンク
概要
- 論文の詳細を見る
CMOSスタンダ-ドセルレベルでの統計的ゲートCD制御を行うための手法を開発し、さらに、この手法を基に近接効果を考慮したマスク補正を行ったゲートパタンに対する統計的設計を可能にした。この手法を用いて、KrFリソグラフィ世代以降のCMOSデバイスのゲートCDばらつきを検討した。ゲートCDのセルレベルでのCD抑制を実現するためには、光リソグラフィにおける解像度向上技術とマスクパタンに対する光近接効果補正が不可欠であることが明らかなった。
- 社団法人電子情報通信学会の論文
- 1998-10-22
著者
-
小田中 紳二
松下電子工業(株)プロセス開発センター
-
三坂 章夫
松下電子工業(株)プロセス開発センター
-
合田 明彦
松下電子工業(株)プロセス開発センター
-
小田中 紳二
松下電子工業
-
三坂 章夫
松下電器産業株式会社半導体社事業本部プロセス開発センター
関連論文
- 光近接効果補正を考慮した統計的ゲートCD制御手法の開発
- 光近接効果補正を考慮した統計的ゲートCD制御手法の開発
- 光近接効果補正を考慮した統計的ゲートCD制御手法の開発
- 光近接効果補正を考慮した統計的ゲートCD制御手法の開発
- 光リソグラフィプロセスの統計的設計のための応答曲面関数(RSF)の導出
- 室温動作0.05μm-CMOSの試作と評価 : サブ0.1μm-MOSFETの可能性とデバイスデザイン
- 低電圧動作CMOSデバイスにおけるゲートドレイン間容量低減の効果
- テーブル回路モデルを用いた電気・熱的静電破壊(ESD)解析シミュレーション
- マスクエンハンサーを用いた45nmノードリソグラフィ(半導体Si及び関連材料・評価)
- サブ0.1ミクロンMOSデバイスに向けたモンテカルロシミュレーション技術
- 非対称なチャネル不純物分布を有する高性能0.1um MOSFET