レジスタ-レジスタ間データ転送を考慮したパイプライン方式データパスのスケジューリング法
スポンサーリンク
概要
- 論文の詳細を見る
ハイレベルシンセシスにおいてスケジューリングは重要な要素技術のひとつである。本稿では,ハードウェアコストのを最小化を考慮して,パイプライン方式のデータパスをスケジューリングする手法を提案する。従来の手法では,パイプライン方式によって生じるレジスタ-レジスタ間のデータ転送のための接続コストは考慮されていなかったのに対し,本手法では,バスを介してレジスタ-レジスタ間データ転送を行うデータパスモデルを導入し,整数線形計画法により他のハードウェアコストと同時最小化を行っている。これにより,スケジューリング時にさらに厳密にハードウェアコストを見積もることが可能になった。
- 社団法人電子情報通信学会の論文
- 1995-12-14
著者
関連論文
- C言語によるレイアウト記述の一手法
- 演算誤差を考慮したループフォールデイングスケジューリング
- A-3-1 複雑な回路設計における音声入力の有効性に関する研究(A-3.VLSI設計技術,基礎・境界)
- 音声コミュニケーションによるハードウェア設計システム(VLSI設計技術とCAD)
- 音声コミュニケーションによるハードウェア設計システム
- A-3-15 ニューロンMOS多値可変論理回路の提案(A-3. VLSI設計技術, 基礎・境界)
- A-3-14 音声入力技術を用いたハードウェア設計システム(A-3. VLSI設計技術, 基礎・境界)
- F-046 マルチエージェントシステムを用いた貨幣システムの考察(F.人工知能)
- A-3-20 モジュール数を考慮した3次元配置手法(A-3. VLSI設計技術)
- SoCデバイスのハードウェア・ソフトウェア協調設計に適した論理検証手法
- 組込み制御を対象としたFPGAによるマルチプロセッサの実装と評価
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良(コデザイン及びアーキテクチャ)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- FPGAによる組込み制御を目的としたプロセッサシステムの改良
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価(システムLSIのための先進アーキテクチャ論文)
- A-3-4 タスクフローグラフに対するマルチプロセッサ並列化スケジューリング
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価
- FPGAによる組込み制御を目的としたプロセッサシステムの実装と評価
- A-3-16 音声認識によるハードウェア設計の試み
- A-3-29 動的再構成可能FPGAのためのパイプラインスケジューリング手法
- 解空間の逐次削減によるスケジューリング手法
- ループフォールディングスケジューリングにおけるレジスタ間データ転送コストの最小化
- ループフォールディングスケジューリングにおけるレジスタ間データ転送コストの最小化
- レジスタ間データ転送を考慮したスケジューリング手法
- 力学モデルスケジューリング手法の高速化
- ボトムアップ手法によるループフォールディングスケジューリング
- 異なるハードウェアコスト評価を用いたループフォールディングの効率化
- 解空間の縮小を用いたスケジュール手法
- 解空間の縮小を用いたスケジュール手法
- データフローグラフ上のパターンマッチングによるデータパスアロケーション
- データ依存関係を考慮したPath-Based Scheduling
- 力学モデルスケジューリング手法の高速化
- レジスタ-レジスタ間データ転送を考慮したパイプライン方式データパスのスケジューリング法
- 接続確率に基づくアロケーション手法
- レジスタ-レジスタ間データ転送を考慮したパイプライン方式データパスのスケジューリング法
- 接続確率に基づくアロケーション手法
- 接続確率に基づくアロケーション手法
- バス接続によるデータパスアロケーション
- 整数計画法を用いたCMOS機能セルの最適設計手法
- シミュレーティド・アニーリングを用いたテクノロジーマッピング
- シミュレーティド・アニーリングを用いたテクノロジーマッピング
- D-8-20 自律行動の融合による協調システム(D-8. 人工知能と知識処理,一般セッション)
- D-8-3 騎馬戦モデルを用いた階層化組織の検証(D-8. 人工知能と知識処理,一般セッション)
- A-3-18 配線長を考慮した効率的なパッキング手法
- 論理回路の時間最適化手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- 条件分岐を考慮したパイプラインスケジューリング手法
- LSIモジュール配置問題における自動配置手法
- A-3-18 回路素子の配置位置を考慮したアロケーション
- D-8-10 幸福度への貯蓄率の影響に関するマルチエージェントシミュレーション(D-8.人工知能と知識処理,一般セッション)