高速Min-Cutアルゴリズムを用いたRTレベル回路分割手法
スポンサーリンク
概要
- 論文の詳細を見る
大規模回路の論理合成やレイアウトを効率的に行なうことを目的とした、レジスタ・トランスファ(RT)レベルの回路自動分割手法および本手法を用いた設計フローを提案する。本手法では、分割最適化パラメータを動的に決定することにより、分割処理に要する時間を大幅に削減する。実験の結果、回路素子数が大きいとき、分割処理時間が1/10〜1/100に短縮されることが分かった。
- 1998-03-06
著者
-
村岡 道明
松下電器産業株式会社 半導体研究センター
-
村岡 道明
半導体理工学研究センター
-
川口 謙一
松下電器産業株式会社 半導体開発本部
-
蕪尾 知恵
松下電器産業株式会社半導体開発本部
-
蕪尾 知恵
松下電器産業株式会社 半導体開発本部
関連論文
- パネル討論 : システムオンシリコン時代に向けてどんなCADを作るべきか?
- パネル討論 : システムオンシリコン時代に向けてどんなCADを作るべきか?
- 共分散行列を用いたステートマシンの状態探索手法
- アーキテクチャ性能評価のための動作記述の検討
- Full Top Down Design for Testability Using Multi-Level Partial Scan Design
- 動作機能図入力システム環境でのテスト容易化
- 高速Mic-Cutアルゴリズムを用いたRTレベル回路分割手法
- 高速Min-Cutアルゴリズムを用いたRTレベル回路分割手法
- ソフトマクロ生成を用いた信号処理データパス設計手法
- SoCのテスト実行時間最短化を目標としたコアのDFT選択手法(VLSI設計とテスト)
- テスト容易化設計のためのRTL回路分割手法