高基数・スケーリング方式浮動小数点除算回路の高速化と小形化(<特集>システムLSIのための先進アーキテクチャ論文)
スポンサーリンク
概要
- 論文の詳細を見る
マルチメディア処理用DSPに搭載することを目的とした高基数(基数8)非回復形CMOS浮動小数点除算回路の小形化と高速化を実現するために,各種回路技術を開発した.まず,高基数非回復形除算とスケーリング法を採用した基数4及び基数8の54ビットCMOS非回復形除算回路を設計した.この結果,基数8のMOSFET数(N_<FET>)(約74.4K個)は基数4のN_<FET>(約49.6K個)の1.50倍となった.一方,総繰返しサイクル数(N_<CYC>)は基数8が20回,基数4が29回で,基数8が基数4より1.33倍高速であった.次に,基数8の高速性能を生かし,併せて,基数8で用いた複数個の加減算回路を多重化することにより共通化し,その数を削減,小形化した.この結果,N_<FET>は約35.3K個に削減され,基数4のN_<FET>の71.2%となった.更に,処理すべき内容が異なる複数のアルゴリズムに共通性があることを見出し,これを用いて,N_<FET>を約31.9 K個まで削減した.これは基数4のN_<FET>の64.3%ある.一方,基数8のN_<CYC>は当初の20回を確保することができた.換言すると,基数8の高速性能(N_<CYC>=20回)を維持して,回路規模を基数4の64.3%に低減できたことになる.更にこれを用いた基数8非回復形CMOS浮動小数点除算回路(基数8-F-DIV)を設計した.基数8-浮動小数点除算に必要なN_<CYC>は32ビット,64ビットでそれぞれ14回,26回となった.32b-基数8-F-DIVをVerilog HDLで論理記述し,Design Analyzerで論理合成し,Milky WayとApolloで配置配線した.0.5-μm CMOS技術を用いると,活性化面積は1.5-mm×1.5-mm(搭載N_<FET>は17.5K個)で,SPICE解析による3.3V,50MHz動作時の消費電力は43.54mWであった.
- 2003-08-01
著者
関連論文
- 動画像符号化プロセッサの歴史と将来展望(集積回路,エレクトロニクスソサイエティ和文論文誌500号記念論文)
- 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(画像・映像処理,プロセッサ,DSP,画像処理技術及び一般)
- 動作マージンを拡大した低電力・低リーク90-nm CMOS SRAM(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- C-12-6 停止条件を適応的に設定する高速動きベクトル検出アルゴリズムと動きベクトル検出回路への適用(C-12.集積回路B(ディジタル),一般講演)
- ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前 : パネルディスカッション
- 高速低電力GaAsディレイフリップフロップの設計、試作、評価
- 5GHz, 1.93mWネガティブエッジ形GaAsディレイフリップフロップの試作とその性能
- ネガティブエッジ形GaAsラッチ(AND形, NOR形)の検討
- A-6-4 動きに追随して探索領域サイズを適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(A-6.情報理論,一般セッション)
- 探索領域を適応設定する3階層サブサンプリング動きベクトル検出法(プロセッサ,DSP,画像処理技術及び一般)
- 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(画像・映像処理,プロセッサ,DSP,画像処理技術及び一般)
- D-11-6 並列A^2BCS動きベクトル検出アルゴリズムの開発(D-11.画像工学,一般セッション)
- D-11-5 探索点を削減したA^2BCS動きベクトル検出アルゴリズムとこれを適用したDVFS制御動きベクトル検出プロセッサの開発(D-11.画像工学,一般セッション)
- DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- 探索窓サイズを動きに追随して適応設定する超高速動きベクトル検出アルゴリズムの開発(映像・画像符号化,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- DVFS制御向け動きベクトル検出アルゴリズムとこれを適用した動きベクトル検出プロセッサの開発(プロセッサ,システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
- C-12-10 書き込みマージンを拡大した90-nm CMOS SRAMの開発(C-12.集積回路,一般セッション)
- D-11-76 A^2BCS動きベクトル検出アルゴリズムの高速化(D-11. 画像工学,一般セッション)
- D-11-75 A^2BCS動きベクトル検出アルゴリズムのH.264への搭載(D-11. 画像工学,一般セッション)
- C-12-1 動作マージンを拡大した低リーク90-nm CMOS SRAM(C-12.集積回路ACD,一般講演)
- DVFSに向けた高速動きベクトル検出アルゴリズムとこれを適用した低電力動きベクトル検出プロセッサの開発(マルチコア,プロセッサ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- DVFSに向けた高速動きベクトル検出アルゴリズムとこれを適用した低電力動きベクトル検出プロセッサの開発(マルチコア,プロセッサ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 携帯機器に向けたGaAs動画像動きベクトル検出回路
- 携帯機器に向けたGaAs動画像動きベクトル検出回路
- 携帯機器に向けたGaAs動画像動きベクトル検出回路
- 超高速・低電力16ビットGaAs BLC加算回路の設計、試作、評価
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前
- ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- ゲートリークの救世主、それはHigh-k!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 動きの変化に追随して探索領域を適応的に決定する超高速サブサンプリング動きベクトル検出アルゴリズム(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- C-12-5 90-nm CMOS動きベクトル検出回路の低電力化(C-12.集積回路B(ディジタル),一般講演)
- 低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力・高速90nm-CMOSクロック回路の開発(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力90-nm CMOS動きベクトル検出プロセッサの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低電力90-nm CMOS動きベクトル検出プロセッサの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 低消費電力・高速90nm-CMOSクロックドライバ(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力・高速90mm-CMOSクロックドライバ
- 300MHz 16ビット 0.5μm BiCMOS DSP コアLSI
- 帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 帯状探索窓を採用して探索点を削減した超高速動きベクトル検出アルゴリズム(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 高速低電力GaAsディレイフリップフロップの設計、試作、評価
- 高速低電力GaAsディレイフリップフロップの設計、試作、評価
- GaAsディレイフリップフロップの出力波形の最適化
- 低電力化に向けたDC/DC変換器とGaAs SRAMへの応用
- サブ50nm時代の切り札SOI : SOIがBulkに勝てる技術はこれだ!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- A-6-11 動きに追随して探索領域のサイズと方向を適応的に決定する高速サブサンプリング動きベクトル検出アルゴリズム(A-6. 情報理論,一般セッション)
- C-12-3 読み出し・書き込みマージンを拡大するSRAMワード線ドライバ(メモリ技術,C-12.集積回路,一般セッション)
- マルチメディアにむけた動画像符号化プロセッサの開発の歴史と将来展望(学生・若手研究会)
- マルチメディアにむけた動画像符号化プロセッサの開発の歴史と将来展望
- D-11-77 高速動画像動きベクトル検出アルゴリズム(D-11. 画像工学,一般セッション)
- 閾値を適応設定した「中断法」動きベクトル検出アルゴリズムとMPEG2動きベクトル検出差分絶対値和アレイLSI
- 中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 1ビット動きベクトル検出アルゴリズムと小型・低電力CMOS差分絶対値和アレイ
- 4ビット中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 1ビット動きベクトル検出アルゴリズムと小型・低電力CMOS差分絶対値和アレイ
- 4ビット中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- 1ビット動きベクトル検出アルゴリズムと小型・低電力CMOS差分絶対値和アレイ
- 4ビット中断法動きベクトル検出アルゴリズムと低消費電力CMOS差分絶対値和アレイ
- D-11-16 MPEG2 MP@MLにおける中断法動きベクトル検出アルゴリズム
- D-11-15 中断法動きベクトル検出とCMOS差分絶対値和アレイの構成法
- 動きベクトル検出用CMOS差分絶対値和アレイの設計, 試作, 評価
- 動きベクトル検出用CMOS差分絶対値和アレイの設計, 試作, 評価
- 動きベクトル検出用CMOS差分絶対値和アレイの設計, 試作, 評価
- 画素データを削減した中断法動きベクトル検出アルゴリズム
- 中断法動きベクトル検出のシーンチェンジへの対応
- 中断法動きベクトル検出と閾値の適応的設定
- 適応的に処理回数を最小化する高速動きベクトル検出(ME)アルゴリズムとこれを適用した低消費電力CMOS ME回路の開発(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 適応的に処理回数を最小化する高速動きベクトル検出(ME)アルゴリズムとこれを適用した低消費電力CMOS ME回路の開発(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高速改良中断法動きベクトル検出アルゴリズムと低消費電力CMOS動きベクトル検出回路の開発(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- C-12-17 稼働率削減による低電力 CMOS 差分絶対値和回路の設計
- C-12-55 待機時のデータ保持が可能な待機時低消費電力化技術
- C-12-20 貫通電流および充放電電流によるCMOS集積回路の消費電力
- CMOS論理ゲートの充放電電流および貫通電流による消費電力の定式化とその応用
- CMOS論理ゲートの充放電電流および貫通電流による消費電力の定式化とその応用
- CMOS論理回路の充放電電流および貫通電流による消費電力の解析
- CMOS論理回路の充放電電流および貫通電流による消費電力の解析
- 低電力、高速、小形、0.13-μm CMOS平方根回路
- 高速・低電力LSIに向けた動的制御可能な電圧レベル変換器(DCLC)技術とその応用
- 高速・低電力LSIに向けた動的制御可能な電圧レベル変換器(DCLC)技術とその応用
- 動的制御可能なDC/DCレベルコンバータとその応用
- C-12-12 3ステップ動きベクトル検出向け弱反転層動作CMOS差分絶対値和回路(C-12.集積回路B(ディジタル))
- C-12-22 SVL を適用した CMOS 加算回路の設計・試作・評価
- C-12-21 SVL を適用した CMOS 乗算回路の設計・試作・評価
- 2ステップ改良中断法動画像動きベクトル検出アルゴリズムの探索領域最適化と低電力0.13-μm CMOS差分絶対値和回路
- 2ステップ改良中断法動画像動きベクトル検出アルゴリズムの探索領域最適化と低電力0.13-μmCMOS差分絶対値和回路
- ブロックマッチングの停止条件を適応的に設定する高速動きベクトル検出アルゴリズムの開発(無線/画像処理,システムオンシリコン設計技術並びにこれを活用したVLSI)