算出回路構造の進化的生成
スポンサーリンク
概要
- 論文の詳細を見る
本稿では, 多様な算術演算回路の構造を効率的に導出する手法として, 進化的グラフ生成手法(Evolutionary Graph Generation: EGG)を提案する.本手法では, 特定の数系の演算規則に従うデータフローグラフとして算術回路構造を抽象化することによって, 複雑な算術回路の構造を簡単なグラフモデルで表現することを可能としている.さらに, そのグラフ構造を直接的に取り扱う構造操作を導入することにより, 算術回路構造の進化的最適化を高率よく行なうことが可能となる.本稿では, 提案するEGGの基本概念とそのシステム構造を示す.また, これを用いた算術回路の生成例を示し, EGGの有効性を検証する.
- 1998-06-26
著者
関連論文
- 暗号モジュールへのサイドチャネル攻撃とその安全性評価の動向(マルチメディア情報ハイディング技術とその応用論文)
- 位相情報に基づく画像マッチング技術とその応用展開 : 3Dビジョンからバイオメトリクスまで
- RSA暗号プロセッサのFPGA実装に対する平文選択型SPAの評価(応用技術,リコンフィギャラブルシステムとその応用論文)
- 暗号モジュールへのサイドチャネル攻撃とその安全性評価の動向
- 知っておきたいキーワード(第58回)サイドチャネル攻撃
- 反応拡散コンピューティングアーキテクチャの検討
- 位相限定相関法に基づく高精度波形解析とそのサイドチャネル攻撃への応用(情報通信基礎サブソサイエティ合同研究会)
- 磁性薄膜を用いた暗号LSIのサイドチャンネルアタック抑制法とその効果検証
- オンチップ集積化マイクロ磁界プローブを用いた暗号LSIの近傍磁界計測(放送/一般)
- ISO標準ブロック暗号のASICハードウェア性能評価(情報通信基礎サブソサイエティ合同研究会)
- フーリエ変換の位相情報に着目した指紋照合アルゴリズム
- 暗号モジュールの電磁的な情報漏洩の解析
- RSA暗号プロセッサ自動生成システムの設計と評価
- オンチップ集積化マイクロ磁界プローブを用いた暗号LSIの近傍磁界計測(放送/一般)
- 並列プレフィックス加算器を用いた算術演算モジュールの自動生成(信号処理,LSI,及び一般)
- 並列プレフィックス加算器を用いた算術演算モジュールの自動生成(信号処理,LSI,及び一般)
- 並列プレフィックス加算器を用いた算術演算モジュールの自動生成(信号処理,LSI,及び一般)
- ISO標準ブロック暗号のASICハードウェア性能評価(情報通信基礎サブソサイエティ合同研究会)
- ISO標準ブロック暗号のASICハードウェア性能評価(情報通信基礎サブソサイエティ合同研究会)
- Counter Tree Diagramによる多値算術演算回路の最適設計 (第20回 回路とシステム軽井沢ワークショップ論文集) -- (演算器設計)
- 算術演算回路の形式的検証手法とその評価(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- 算術演算回路の形式的検証手法とその評価(検証,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 算術演算回路の形式的検証手法とその評価(検証,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 算術演算回路の形式的検証手法とその評価
- 位相限定相関法に基づく高精度波形解析とそのサイドチャネル攻撃への応用(情報通信基礎サブソサイエティ合同研究会)
- 位相限定相関法に基づく高精度波形解析とそのサイドチャネル攻撃への応用(情報通信基礎サブソサイエティ合同研究会)
- 位相限定相関法に基づく多眼ステレオビジョン
- 位相限定相関法に基づく高精度レジストレーション
- 位相限定相関法に基づく多眼ステレオビジョン
- 位相限定相関法に基づく高精度レジストレーション
- 位相限定相関法に基づく多眼ステレオビジョン
- 位相限定相関法に基づく高精度レジストレーション
- D-11-71 可変ウィンドウ位相限定相関法を用いた3次元計測アルゴリズムとその評価
- フラクタルの構造を持つディジタル回路網に関する考察
- RC-003 RSA暗号プロセッサジェネレータの設計と評価(ハードウェア・アーキテクチャ,査読付き論文)
- ハッシュ関数Whirlpoolの高スケーラブル回路アーキテクチャ
- 算術アルゴリズム記述言語ARITHに基づく算術演算回路の形式的設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 算術アルゴリズム記述言語ARITHに基づく算術演算回路の形式的設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 算術アルゴリズム記述言語ARITHに基づく算術演算回路の形式的設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- C-039 帯域分割法に基づく広帯域信号計測(ハードウェア・アーキテクチャ,一般論文)
- L-008 AESのハードウェア実装に対するテンプレート攻撃(ネットワーク・セキュリティ,一般論文)
- L-007 周波数領域での暗号モジュールの電力解析(ネットワーク・セキュリティ,一般論文)
- 商選択テーブルを用いない基数4除算器
- 商選択テーブルを用いない基数4除算器
- 商選択テーブルを用いない基数4除算器
- 商選択テーブルを用いない基数4除算器の構成
- 集積化光多重コンピューティングのための波長選択素子に関する基礎的考察
- 多波長光電子集積回路モデルに基づく光多重演算システムの構成と評価
- サイドチャネル攻撃
- 冗長複素数系とその応用
- 冗長複素数系とその応用
- 回転不変位相限定相関による画像の回転角度計測について
- 多重キャリア同期検波に基づくウェーブパラレルコンピューティングとその応用
- 冗長数系に基づく高速加算器の最適設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 冗長数系に基づく高速加算器の最適設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 冗長数系に基づく高速加算器の最適設計(ハードウェア/ソフトウェア設計技術, 信号処理, LSI, 及び一般)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 算術アルゴリズム記述言語を用いた乗算器モジュールジェネレータの構築(アルゴリズム)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- Counter Tree Diagramに基づく冗長加算器の系統的設計手法 : 冗長2進加算器設計の例(演算回路)(システムLSIの設計技術と設計自動化)
- A-3-10 Counter Tree Diagram に基づく冗長2進加算器の設計(A-3. VLSI設計技術)
- 位相限定相関法の原理とその応用
- A-1-5 端子整合条件を考慮した進化的グラフ生成手法の提案
- 高基数並列VLSI除算器の構成
- 反復変換理論符号化の量子化誤差解析
- A-95 2次元状態空間ディジタルフィルタの高並列ブロックプロセッサにおける処理速度の向上(A-4. ディジタル信号処理,一般講演)
- 分母分離形2次元状態空間ディジタルフィルタの低次元分解に基づくブロック並列処理アーキテクチャ
- A-90 並列完全分離形2次元適応フィルタによる画像の雑音除去(A-4. ディジタル信号処理,一般講演)
- 傾斜堆積型DMFフィルタを用いた波長選択素子の実験的検討
- 3次元ディジタルフィルタによる映像信号処理のための並列処理システム(グラフ,ネットワークとアルゴリズムおよび一般)
- A-94 3次元ディジタルフィルタによる映像信号処理のための並列処理システム(A-4. ディジタル信号処理,一般講演)
- D-10-22 機能回復が可能なフォールトトレラントFPGAの評価
- 算術回路構造の進化的生成
- 算術回路構造の進化的生成
- 算出回路構造の進化的生成
- SNRに基づいた電子機器からの情報取得性に関する基礎的検討
- 進化的グラフ生成システムに基づく算術アルゴリズム設計の提案
- ハッシュ関数Luffaのハードウェア実装
- B-4-58 暗号モジュールに対する意図的な電磁妨害に関する検討(B-4. 環境電磁工学,一般セッション)
- 意図的な電磁妨害による暗号モジュールへの故障注入に関する検討
- 情報機器における放射電磁界分布と電磁的情報漏洩に関する基礎的検討
- 意図的な電磁妨害による暗号モジュールへの故障注入メカニズムに関する検討 (環境電磁工学)
- 情報機器からの電磁情報漏洩における情報取得性の予測に関する検討
- 国際会議CHES 2011報告
- 周波数領域における電磁波解析の効率化に関する検討
- 暗号モジュールに対するサイドチャネル攻撃とその対策技術の研究動向
- 意図的な電磁妨害によるフォールト発生メカニズムに関する基礎的検討 (エレクトロニクスシミュレーション)
- 意図的な電磁妨害によるフォールト発生メカニズムに関する基礎的検討 (環境電磁工学)
- 意図的な電磁妨害による暗号モジュールへの故障注入メカニズムに関する検討
- LED暗号ハードウェアに対する相関電力解析とその対策
- 選択したデータセットを用いた暗号デバイスの電磁情報漏えいの効率的な安全性評価(多様化する電磁環境におけるEMC対策設計・評価技術論文)
- 第58回 サイドチャネル攻撃(知っておきたいキーワード)
- A-7-5 漏えい電磁情報を用いた任意の処理への非侵襲な故障注入手法(A-7.情報セキュリティ,一般セッション)
- BI-1-1 安全・安心な情報通信社会を実現する電磁情報セキュリティ評価・対策技術(BI-1.安全・安心な情報通信会社を実現する電磁情報セキュリティ評価・対策技術,依頼シンポジウム,ソサエティ企画)
- BI-1-6 意図的な電磁妨害による暗号デバイスからの情報漏えいの脅威とその対策(BI-1.安全・安心な情報通信会社を実現する電磁情報セキュリティ評価・対策技術,依頼シンポジウム,ソサエティ企画)
- BI-1-9 実践的教育プログラムを通じた電磁情報セキュリティ人材の育成(BI-1.安全・安心な情報通信会社を実現する電磁情報セキュリティ評価・対策技術,依頼シンポジウム,ソサエティ企画)
- 暗号モジュールから漏洩する情報を利用するサイドチャネル攻撃
- 暗号機器に故障を引き起こす妨害電磁波の可視化(PCB,情報セキュリティ,EMC,一般)
- 漏えい情報を用いた注入タイミングを制御可能な暗号モジュール外部からの故障注入メカニズムに関する検討(EMC一般,マイクロ波,電磁界解析)