GaAs MESFETを用いた高周波電流モードフィルタ
スポンサーリンク
概要
- 論文の詳細を見る
- 1997-01-16
著者
関連論文
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響(アナログ信号処理)
- TDCを用いたフィルタの遮断周波数及びQチューニングに関する研究
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響
- RFサンプリング連続時間バンドパスΔΣAD変調器アーキテクチャの検討
- 入力信号分割を用いた rail-to-railOTA の一構成法
- 電圧・電流両入力可能な演算増幅器の提案
- 1-327 コアリッションによる工学教育の相乗的改革(第9報) : 2006年度取組(口頭発表論文,(4)技術者倫理教育-IV/(15)工学教育システムの個性化・活性化-I)
- トランスコンダクタンスパラメータに依存しない低電圧 rail-to-rail OTA の提案
- ディジタル・アナログ混載システムにおける適応フィルタを用いたディジタル雑音低減の一方法
- 少量ハードウェア タイムデジタイザ回路
- テクノロジーの未来を考える : 次世代テクノロジーの進化を支えるキーポイント
- 65nm CMOSでの分周回路の検討
- Racanhack を用いた遺伝的アルゴリズムによるオペアンプ自動合成の検討
- 群馬県のアナログ技術者育成の取り組み
- Nauta のOTAを用いた高周波Gm-Cバンドパスフィルタの検討
- 分割テール電流源を用いた演算増幅器による帰還形トラックアンドホールド回路
- 回路応答の統計量の高速推定
- 信号分割手法に基づき基板雑音と歪みを同時に低減するためのフィルタ構成
- 冗長アルゴリズム逐次比較近似ADCでのコンパレータ・オフセットのデジタル補正技術(若手研究会)
- 連続時間バンドバスΔΣAD変調器の高性能化の検討(若手研究会)
- C-12-44 TVチューナ用ADPLLの検討(C-12.集積回路,一般セッション)
- リング発振器を用いたデジタルPWM発生回路
- 電源回路で用いられるカレントミラー回路の精度向上手法の提案
- 補助アンプを用いて負荷応答特性を向上させたLDOレギュレータの提案
- 発振を利用したアナログフィルタのテスト・調整
- 低域通過フィルタの挿入によりジッタの影響を低減した連続時間型〓ΔA-D変換器の一構成法
- MRCの拡張とその応用
- 2種類の周波数特性を有する能動フィルタの一構成法とそのモノリシック集積化
- 単位利得バッファを用いたSC増幅回路における素子数およびオフセットの低減
- 四象限動作可能な rail-to-rail OTA の構成
- 低電圧動作可能なg_m可変2段積みOTA回路の提案
- 方形波参照信号を用いた連続時間系フィルタの自動調整システム
- NTSC信号用多次元輝度/色信号分離フィルタの構成とその実験的検証
- FIRフィルタの積和演算におけるCarry先送り
- 信号語分割フィルタの最小出力誤差の解析的推定
- 信号語の複数分割によるFIRディジタルフィルタの出力誤差の最小化
- 信号語の複数分割によるFIRディジタルフィルタの出力誤差の最小化
- 信号語の複数分割によるFIRディジタルフィルタの出力誤差の最小化
- FIRディジタルフィルタの量子化誤差の周波数領域解析とその最小化
- 両軸異タップ数による2次元最大平たんダイヤモンド型ハーフバンド FIR フィルタの設計
- メモリアドレッシングの最適化とDSPコード自動生成
- リープフログ形振幅可変遅延平坦フィルタの一構成法
- 任意の伝達関数を実現でき整合点で振幅感度がゼロとなるT縦続接続構成ウェーブディジタルフィルタ
- 任意の伝達関数を実現でき整合点で振幅感度が零となる II 縦続接続構成ウェーブディジタルフィルタの存在
- E 区間に対応する構造有界なウェーブディジタルフィルタ
- 任意の伝達関数を実現できる構造有界なウェーブディジタルフィルタの存在
- インピーダンス・スケーリングに基づく高周波OTA-Cフィルタの一補償法
- キャリヤの移動度の変化及び基板効果の影響を受けないMOS電圧-電流変換回路
- キャリアの移動度の変化及び基板効果の影響を受けない低歪みOTA
- 非飽和動作MOSFETの2次効果による歪みを低減したOTA
- LDOを用いたRF CMOS LC-VCOの電流源雑音抑圧法の検討
- リング発振器の遅延時間を用いたのこぎり波発生回路の実現
- セル構造を用いた進化型アナログ回路の実現
- 均一セル構造を用いたアナログ回路の自動合成法
- 非飽和領域で動作するMOSFETにおける Mobility Reduction の打ち消し法
- 電流モードソフトスイッチングによる Constant-gm Rail-to-rail 入力段の構成法
- SA-1-4 参考とする回路の部分的な構造を利用する回路構造の自動合成法
- 部分回路の重ね合わせによるアナログ回路の自動合成
- 電流パスに着目したMOSトランジスタ回路の自動合成
- FD-SOIプロセスによる低域通過特性を有する低雑音広帯域増幅器の一構成
- ダイレクトコンバージョン受信機用DCオフセット除去回路の一構成法
- GICを用いた可変キャパシタンスマルチプライヤの一構成法
- 与えられた出力電圧比を容量値に依存せずに実現するキャパシタンス電圧変換回路
- アナログ電子回路の現状と展望
- 回路技術の基本はアナログ回路
- 東京工業大学における電子回路教育 : パネル討論:ディジタル時代の電子回路教育はこれでよいか?
- SC回路技術を用いた分周回路の一構成法
- デバイスとビヘイビアモデルを含む回路シミュレータ
- 非定常破壊信号の時間-周波数表示における再配置法と解読性の改善
- トランスインピーダンス増幅器を用いた積分器の構成とそのフィルタへの応用
- SC回路技術を用いた分周回路の一構成法
- 相補型電流ミラーを用いた電流モード低電圧能動RCフィルタ
- ローカルモーメント関数の不一致推定値と関連問題
- 逆Laplace変換による周期定常状態解析
- 非定常信号の高次ウィグナー表示に対する考察
- アクティブインダクタの対称構成による低消費電力化
- 低電圧動作可能なトランスコンダクタンスパラメータに依存しない Rail-to-rail OTA の構成
- 低電圧で動作する等価MOSFETの提案とその応用
- MOSFETの抵抗領域と飽和領域を利用した電圧設定回路を用いたトランスコンダクタンスパラメータに依存しないOTAの提案とその応用
- 「電子回路の実践的教育プログラム調査専門委員会」調査報告
- LSI設計教育の現状と課題
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術(電子回路)
- PSRRを改善させた多段型LDOレギュレータ構成の提案
- 低耐圧用MOSFETを使用したLDOレギュレータの設計
- AB級動作スイッチトカレント回路の低消費電力化の提案
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)
- 同一チャネルMOSFETのみで電圧-電流変換を実現した rail-to-rail OTA の構成法
- 入力動作範囲を拡張した電圧帰還型 companding 積分器の構成
- 等価MOSFETを用いた低電源電圧動作可能なOTAの構成法
- 電圧帰還型 companding 積分器の圧縮回路に適したOTAの提案
- 平方根回路と2乗回路を用いた Rail-to-rail OTA の構成法
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術
- 単一インダクタ正負2出力DC/DCコンバータの解析
- I,Q残差パイプラインAD変換器アーキテクチャ
- 免疫アルゴリズムを用いたアナログ回路の最適化手法
- 4象限OTAの構成法に関する一考察
- 任意位相シフトアナログフィルタの自動合成の検討
- n-channel depletion-mode FET を用いた低入力高出力インピーダンスを有するカレントミラーの提案とその電流モードフィルタへの応用
- GaAs MESFETを用いた高周波電流モードフィルタ