単一インダクタ正負2出力DC/DCコンバータの解析
スポンサーリンク
概要
- 論文の詳細を見る
- 2010-03-25
著者
-
高井 伸和
群馬大学大学院工学研究科電気電子工学専攻
-
高橋 健司
群馬大学
-
小林 春夫
群馬大学
-
高井 伸和
群馬大学
-
美和 俊介
群馬大
-
小田口 貴宏
AKMテクノロジー(株)
-
松田 順一
旭化成パワーデバイス(株)
-
横尾 甫
群馬大学
-
美和 俊介
群馬大学
-
津志田 健吾
群馬大学
-
岩瀬 浩之
群馬大学
-
小田口 貴宏
旭化成東光パワーデバイス株式会社
-
高山 茂樹
旭化成東光パワーデバイス株式会社
-
深井 功
旭化成東光パワーデバイス株式会社
-
松田 順一
旭化成東光パワーデバイス株式会社
関連論文
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響(アナログ信号処理)
- TDCを用いたフィルタの遮断周波数及びQチューニングに関する研究
- 連続時間バンドパスΔΣAD変調器のQ値とループ遅延の影響
- RFサンプリング連続時間バンドパスΔΣAD変調器アーキテクチャの検討
- 疑似ランダム・デジタル変調によるスイッチングノイズ・スペクトラム拡散技術を用いたDC-DC変換回路
- 入力信号分割を用いた rail-to-railOTA の一構成法
- 電圧・電流両入力可能な演算増幅器の提案
- トランスコンダクタンスパラメータに依存しない低電圧 rail-to-rail OTA の提案
- ディジタル・アナログ混載システムにおける適応フィルタを用いたディジタル雑音低減の一方法
- 少量ハードウェア タイムデジタイザ回路
- 冗長性をもった逐次比較近似AD変換アルゴリズム : コンパレータ2個の場合
- 65nm CMOSでの分周回路の検討
- Racanhack を用いた遺伝的アルゴリズムによるオペアンプ自動合成の検討
- 群馬県のアナログ技術者育成の取り組み
- 任意信号帯域のマルチビット複素バンドパスΔ〓AD変調器用DWAアルゴリズム
- Nauta のOTAを用いた高周波Gm-Cバンドパスフィルタの検討
- C-12-46 SoC内ADCテスト信号生成アルゴリズム(C-12.集積回路,一般セッション)
- 高速応答・低リップル電源用カップルド・インダクタの解析(電池技術関連,一般)
- 高速応答・低リップル電源用カップルド・インダクタの解析(電池技術関連,一般)
- 冗長アルゴリズム逐次比較近似ADCでのコンパレータ・オフセットのデジタル補正技術(若手研究会)
- 連続時間バンドバスΔΣAD変調器の高性能化の検討(若手研究会)
- C-12-44 TVチューナ用ADPLLの検討(C-12.集積回路,一般セッション)
- リング発振器を用いたデジタルPWM発生回路
- 電源回路で用いられるカレントミラー回路の精度向上手法の提案
- 補助アンプを用いて負荷応答特性を向上させたLDOレギュレータの提案
- 発振を利用したアナログフィルタのテスト・調整
- 四象限動作可能な rail-to-rail OTA の構成
- 低電圧動作可能なg_m可変2段積みOTA回路の提案
- C-12-5 信号発生器用DACの非線形性補正(ミックスドシグナル,C-12.集積回路,一般セッション)
- 折り返し・補間型アーキテクチャを用いた3.0V 200MS/s 8bit CMOS AD変換器の設計
- 折り返し・補間型アーキテクチャを用いた3.0V 200MS/s 8bit CMOS AD変換器の設計
- LDOを用いたRF CMOS LC-VCOの電流源雑音抑圧法の検討
- ΔΣ変調ADCを利用したモータ駆動用信号処理方式の研究
- デュアルΔΣ変調による非反転昇降圧形コンバータの検討
- 携帯機器用DC-DCコンバータの制御切換方式の検討
- リング発振器の遅延時間を用いたのこぎり波発生回路の実現
- 低電圧動作可能なトランスコンダクタンスパラメータに依存しない Rail-to-rail OTA の構成
- 低電圧で動作する等価MOSFETの提案とその応用
- MOSFETの抵抗領域と飽和領域を利用した電圧設定回路を用いたトランスコンダクタンスパラメータに依存しないOTAの提案とその応用
- 「電子回路の実践的教育プログラム調査専門委員会」調査報告
- LSI設計教育の現状と課題
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術(電子回路)
- PSRRを改善させた多段型LDOレギュレータ構成の提案
- 低耐圧用MOSFETを使用したLDOレギュレータの設計
- AB級動作スイッチトカレント回路の低消費電力化の提案
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術,チュートリアルセッション,ソサイエティ企画)
- ACT-1-3 デジタルアシスト・アナログRFテスト技術 : サブ100nmミックストシグナルSoCテストの考察(ACT-1.サブ100nm時代のCMOSアナログ技術-,チュートリアルセッション,ソサイエティ企画)
- ACS-1-2 高次ΔΣDAC信号発生回路での歪キャンセル・ノイズ低減技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-2 高次ΔΣDAC信号発生回路での歪キャンセル・ノイズ低減技術(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- 同一チャネルMOSFETのみで電圧-電流変換を実現した rail-to-rail OTA の構成法
- 入力動作範囲を拡張した電圧帰還型 companding 積分器の構成
- 等価MOSFETを用いた低電源電圧動作可能なOTAの構成法
- 電圧帰還型 companding 積分器の圧縮回路に適したOTAの提案
- シグマデルタDAC信号発生回路でのディジタル歪補正技術
- ADCディジタル誤差補正技術の統一理論の一考察
- デジタル制御E級電力増幅器の検討
- 任意波形発生器での非線形性補正アルゴリズムと実測による検証
- 平方根回路と2乗回路を用いた Rail-to-rail OTA の構成法
- デルタシグマ変調を用いたDC-DC変換器制御の検討
- 新構成AC-DC変換回路の検討
- 自己校正・自己診断機能を備えたタイムデジタイザ回路
- 逐次比較近似ADCコンパレータ・オフセット影響の冗長アルゴリズムによるディジタル補正技術
- チャージポンプを用いた単一インダクタ正負2出力DC-DCコンバータに関する研究
- 単一インダクタ正負2出力DC/DCコンバータの解析
- I,Q残差パイプラインAD変換器アーキテクチャ
- 開ループアンプを用いたパイプラインADCの "Split ADC" 構成によるバックグランド自己校正法
- デジタルフィルタの新線形位相条件と回路システムへの応用
- 65nm CMOS周波数変換器における線形性改善方法の提案
- シグマデルタ型タイムデジタイザ回路の検討
- TVチューナ用完全ディジタルPLL回路-広帯域化の検討
- TVチューナ用完全ディジタルPLL回路-システムの観点から
- インターリーブを用いた低歪み2トーン信号発生技術
- 免疫アルゴリズムを用いたアナログ回路の最適化手法
- 4象限OTAの構成法に関する一考察
- 連続時間フィードフォワード・シグマデルタ変調器によるDC-DC変換器の制御
- 単一インダクタ2出力DC-DCコンバータの制御切換方式の一提案
- 低歪み信号発生用DA変換器アーキテクチャ
- 任意位相シフトアナログフィルタの自動合成の検討
- 連続時間アナログフィルタのディジタル自動調整法の一提案
- SIDO DC-DC Converter の制御回路の低消費電力化の実現
- 自己参照クロック方式とカスケード接続型時間差増幅器を用いた参照クロックが不要なオンチップタイミングジッタ測定回路
- SIBO DC-DC Converterの電流モード制御回路の実現
- チャージポンプを用いた単一インダクタ正負2出力DC-DCコン パークの制御回路の提案 (電源)
- n-channel depletion-mode FET を用いた低入力高出力インピーダンスを有するカレントミラーの提案とその電流モードフィルタへの応用
- GaAs MESFETを用いた高周波電流モードフィルタ
- 任意波形発生器を用いた低歪み信号発生技術でのアナログフィルタ要求性能
- 任意波形発生器を用いたノイズシェーピング技術
- デジタル信号タイミング試験用BOSTの検討
- シリアル制御方式単インダクタ2出力昇圧形DC-DC変換器のシミュレーション結果
- ヒステリシス制御DC-DC SIMO電源のシミュレーション結果
- 擬似〓Σ変調単インダクタ2出力SIDO降圧形スイッチング電源(一般)
- サンプリング回路の解析
- インターリーブADCでのタイミングスキューのディジタル手法による検出・補正技術
- 適応PWM方式SIDO電源回路の検討
- 微細プロセスを用いた低電圧型オペアンプの設計手法の提案