融合系Bi-nMOSゲートを用いた同期式256K Bi-CMOS ECL RAM
スポンサーリンク
概要
- 論文の詳細を見る
- 電子情報通信学会エレクトロニクスソサイエティの論文
- 1992-07-25
著者
-
角 正
三菱電機株式会社システムLSI開発研究所
-
大林 茂樹
三菱電機(株) メモリ事業統括部
-
本田 裕己
三菱電機(株) メモリ事業統括部
-
塩見 徹
三菱電機(株) メモリ事業統括部
-
日根 史郎
三菱電機株式会社 LSI研究所
-
角 正
三菱電機株式会社北伊丹製作所
-
大庭 敦
三菱電機株式会社ULSI開発研究所
-
穴見 健治
三菱電機株式会社lsi研究所
-
石垣 佳之
三菱電機
-
大林 茂樹
三菱電機株式会社北伊丹製作所
-
塩見 徹
三菱電機株式会社北伊丹製作所
-
石垣 佳之
三菱電機株式会社LSI研究所
-
本田 裕已
三菱電機株式会社LSI研究所
-
鈴木 公男
三菱電機株式会社北伊丹製作所
-
日根 史郎
三菱電機株式会社lsi研究所
関連論文
- 6-3 プログラマブル実時間MPEG2ビデオエンコーダチップセット
- ソフトエラー耐性を向上させた500MHz動作パイプラインバーストSRAM
- 485×510画素1/2インチフォーマットカラーイメージセンサ
- [招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器
- [招待論文] 高速浮動小数点加算器のための桁落ちシフト量予測回路の提案
- [招待論文] 新しいキャリーセレクト方式(MCS)を使った64ビットキャリールックアヘッドCMOS加算器
- 6)485×510画素1/2インチフォーマットカラーイメージセンサ([テレビジョン方式・回路研究会(第109回)テレビジョン電子装置研究会(第140回)]合同)
- 3.3V単一電源、16MビットDINOR型フラッシュメモリ
- 120V BiC-DMOSプロセス開発 : 42Vバッテリーシステム, FPDシステムの高機能化
- 10-bit A/Dコンバータを内蔵したアナ/デシ混在LSIのアナログIDDQテスト方法
- 64Kワ-ド×32ビットパイプラインバ-ストSRAM (特集"半導体") -- (メモリ)
- 低電圧動作マージンを拡大した1MビットBiCMOS TTL SRAM
- ビット線負荷交互配置構成を用いた5ns32K×8/×9bi-CMOS TTL SRAM
- 融合系Bi-nMOSゲートを用いた同期式256K Bi-CMOS ECL RAM
- MPEG2準拠画像符号化チップセットを用いた実時間符号化ボードの開発
- MPEG2実時間符号化システムチップセットの開発 : チップセットアーキテクチャーと制御LSIの設計
- 第2世代16K高速SRAM
- 横型SOI Diodeの各種アノード構造によるリカバリ特性改善
- 高破壊耐量5世代平面IGBT