混合正規分布による重点的サンプリングの高次元ばらつき解析への適用 (コンピュータシステム)
スポンサーリンク
概要
著者
関連論文
-
D-10-16 統計的タイミング情報に基づく適応型テスト(D-10. ディペンダブルコンピューティング,一般セッション)
-
D-10-17 適応型テストにおけるクリティカルパスのクラスタリング手法(D-10. ディペンダブルコンピューティング,一般セッション)
-
A-3-2 論理セル遅延の電圧・プロセスばらつき感度の検討(A-3.VLSI設計技術,一般セッション)
-
リングオシレータによるしきい値簡易推定の温度依存性の検討(ディペンダブル設計,物理設計及び一般)
-
SRAM回路の構造的対称性を考慮した2段階学習型重点的サンプリング(物理設計,システム設計及び一般)
-
プロセスばらつきの積極的活用による非繰返し電圧波形の測定 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ばらつき関連技術)
-
C-12-6 電源電圧降下の時間的・空間的広がり可視化手法(C-12.集積回路ACD,一般講演)
-
A-3-19 セル間接続方向限定性とセル配置粗密性を考慮した配線長分布(A-3.VLSI設計技術,一般講演)
-
A-3-7 電源電圧降下の相関を用いる電源網の定量的評価(A-3.VLSI設計技術,一般講演)
-
相関係数にもとづく回帰分析の電源改善への適用 (第20回 回路とシステム軽井沢ワークショップ論文集) -- (実装設計用シミュレーション)
-
A-3-23 リングオシレータを用いる瞬時電圧降下測定手法の精度改善(A-3.VLSI設計技術,一般講演)
-
A-3-22 MOSFETのリーク電流ばらつき測定のための回路検討(A-3.VLSI設計技術,一般講演)
-
A-3-12 歩留まり予測のためのビア数分布モデル(A-3.VLSI設計技術,一般講演)
-
A-3-10 オンチップ伝送線路を用いた将来におけるLSIの遅延時間予測手法(A-3. VLSI設計技術, 基礎・境界)
-
A-3-9 配置効率を考慮したSoCのマクロ面積配分手法(A-3. VLSI設計技術, 基礎・境界)
-
超球の一部を用いた歩留り推定における不良領域の効率的探索手法(製造性考慮設計,システムオンシリコンを支える設計技術)
-
重点的サンプリングにおける平均値移動量の決定手法とそのSRAM歩留り解析への適用
-
C-12-30 状態依存性を考慮した論理回路の電源間容量モデルの検討(C-12.集積回路,一般セッション)
-
C-12-31 状態依存性解析のための電源間容量のテーブルルックアップ計算(C-12.集積回路,一般セッション)
-
重点的サンプリングにおける平均値移動量の決定手法とそのSRAM歩留り解析への適用 (ディペンダブルコンピューティング)
-
重点的サンプリングにおける平均値移動量の決定手法とそのSRAM歩留り解析への適用 (VLSI設計技術)
-
A-1-27 回路特性ばらつき解析に対する重点的サンプリングの適用検討(A-1.回路とシステム,一般セッション)
-
A-3-13 電源遮断回路におけるインバータ列遅延時間ばらつきの計算(A-3. VLSI設計技術,一般セッション)
-
電源遮断回路におけるパス遅延時間ばらつきの計算 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (ばらつき関連技術)
-
パワーゲーティング技術における製造ばらつきの回路特性への影響
-
A-3-21 高精度デバイスばらつき測定のための電源構造の設計(A-3.VLSI設計技術,一般講演)
-
混合正規分布による重点的サンプリングの高次元ばらつき解析への適用 (ディペンダブルコンピューティング)
-
混合正規分布による重点的サンプリングの高次元ばらつき解析への適用 (コンピュータシステム)
-
混合正規分布による重点的サンプリングの高次元ばらつき解析への適用
-
混合正規分布による重点的サンプリングの高次元ばらつき解析への適用
-
もっと見る
閉じる
スポンサーリンク