スパイラルインダクタのカップリングを用いたチップ間無線インターコネクト
スポンサーリンク
概要
著者
関連論文
-
強化学習を用いた対戦相手適応型戦略モデル(統計的学習理論及び一般)
-
定在波を用いた17GHzクロック分配法の研究(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
融通性のあるロボット制御向け2Gbps-7多重CDMAシリアル受信チップ(VLSI回路,デバイス技術(高速,低電圧,低電力))
-
CT-1-7 無線インタコネクトと3次元集積(CT-1.Si集積回路配線の解析と設計,エレクトロニクス2)
-
ハイパーブレイン実現を目指した無線インタコネクションを用いた三次元集積技術(VLSI一般(ISSCC2005特集))
-
F-031 環境オブザーバと方策オブザーバを用いた変動環境にロバストな学習モデル(F分野:人工知能・ゲーム)
-
融通性のあるロボット制御向け2Gbps-7多重CDMAシリアル受信チップ(VLSI回路,デバイス技術(高速,低電圧,低電力))
-
マルチサンプリングと無線インターコネクトを用いた浮動小数点型ワイドレンジCMOSイメージセンサ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
超低電圧動作・低雑音CMOS増幅回路の設計法(イメージセンサのインターフェース回路,アナログ,及び一般)
-
オートゼロ・チョッパスタビライゼーション技術を併用した1V動作低雑音CMOS増幅器(アナログ・デジアナ・センサ, 通信用LSI)
-
マルチサンプリングと無線インターコネクトを用いた浮動小数点型ワイドレンジCMOSイメージセンサ
-
スパイラルインダクタのカップリングを用いたチップ間無線インターコネクト(アナログ・デジアナ・センサ, 通信用LSI)
-
スパイラルインダクタのカップリングを用いたチップ間無線インターコネクト
-
超低電圧動作・低雑音CMOS増幅回路の設計法
-
1チップ無線センサLSIのための低電圧低雑音リングオシレータ型VCO(アナログ・デジアナ・センサ, 通信用LSI)
-
A-1-19 1V動作サイクリックAD変換回路の設計(A-1. 回路とシステム, 基礎・境界)
-
スパイラルインダクタ対の電磁結合による非接触シリアル伝送システム(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
MOS容量による電圧増幅を用いた超低消費電力・低雑音増幅器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
定在波を用いた17GHzクロック分配法の研究(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
スパイラルインダクタ対の電磁結合による非接触シリアル伝送システム(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
MOS容量による電圧増幅を用いた超低消費電力・低雑音増幅器(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
I-007 見え方に基づいた顔認識手法のための画像前処理(I分野:画像認識・メディア理解)
-
D-12-93 主成分分析による照明変動にロバストな顔認識のための画像前処理(D-12. パターン認識・メディア理解, 情報・システム2)
-
D-12-31 主成分分析による顔認識回路の設計とFPGAへの実装(D-12. パターン認識・メディア理解, 情報・システム2)
-
1V動作Rail-to-Rail入力逐次比較型AD変換器(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
高速シリアルリンクのためのアットスピード・セルフテストLSI(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
1チップ無線センサLSIのための低電圧低雑音リングオシレータ型VCO
もっと見る
閉じる
スポンサーリンク